ZHCAE93 July 2024 TDP2004
引脚名称 | 引脚编号 | 引脚说明 | 建议 | 其他引脚注意事项 |
---|---|---|---|---|
主链路输入引脚 | ||||
RX[0:3] P/N | 30、29、33、32、37、36、40、39 | DisplayPort 主链路差分输入 | 从 GPU 到 TDP2004 的交流耦合连接 | 在 DP 连接器连接到 TDP2004 输入的情况下,GPU 侧可能已经安装了交流耦合电容器。如果已安装,则 TDP2004 输入可以进行直流耦合。如果 TDP2004 输入仍为交流耦合,请确保总电容不违反 DP 规格。 |
主链路输出引脚 | ||||
TX[0:3] P/N | 19、20、16、17、12、13、9、10 | DisplayPort 主链路差分输出 | 从 TDP2004 到接收端或连接器的 75nF 至 200nF 交流耦合连接 | |
控制引脚 | ||||
模式 | 25 | 在配置模式之间进行选择: L0:引脚配置 (strap) 模式 L1:SMBus/I2C 主模式 L2:SMBus/I2C 辅助模式 | 将 1kΩ 接地以配置引脚配置 (strap) 模式 将 8.25kΩ 接地以进行 EEPROM 控制 将 24.9kΩ 接地以进行外部 I2C 控制 | |
DONEn | 7 | 指示有效 EEPROM 寄存器加载操作完成。 | 仅 SMBus/I2C 主模式需要。如果不使用此模式,则保持悬空 | 如果使用 SMBus/I2C 主模式,则需要增加 4.7kΩ 的外部上拉电阻才能运行。 |
READ_EN_N | 33 | 该引脚控制 SMBus/I2C 主模式 EEPROM 读取操作的启动 | 仅 SMBus/I2C 主模式需要。如果不使用此模式,则保持悬空 | 在 SMBus/I2C 主模式下: 器件上电后,会在该引脚为低电平时,启动 SMBus/I2C 主模式 EEPROM 读取功能。 |
EQ0/ADDR0 | 23 | 在引脚配置 (strap) 模式下,该引脚为通道 0-3 选择线性均衡 (CTLE)。仅在器件上电时对引脚进行采样。 在 SMBus/I2C 辅助模式下,该引脚设置 I2C 从地址。仅在器件上电时对引脚进行采样。 | 将 1kΩ 接地以配置引脚配置 (strap) 模式 | 有关 SMBus/I2C 辅助模式,请参阅数据表中的表 6-4 |
EQ1/ADDR1 | 24 | 在引脚配置 (strap) 模式下,该引脚为通道 0-3 选择线性均衡 (CTLE)。仅在器件上电时对引脚进行采样。 在 SMBus/I2C 辅助模式下,该引脚设置 I2C 从地址。仅在器件上电时对引脚进行采样。 | 将 24.9kΩ 接地以配置引脚配置 (strap) 模式 | 有关 SMBus/I2C 辅助模式,请参阅数据表中的表 6-4 |
GAIN/SDA | 27 | 在引脚配置 (strap) 模式下,该引脚选择从输入到输出的平坦增益(交流和直流)。仅在器件上电时对引脚进行采样。 在 SMBus/I2C 模式下,该引脚用作串行数据,需要外部上拉电阻 | 在引脚配置 (strap) 模式下保持悬空 | 在 SMBus/I2C 模式下,需要 4.7kΩ 外部上拉电阻 |
TEST/SCL | 26 | 在引脚配置 (strap) 模式下,这是 TI 内部测试引脚 在 SMBus/I2C 模式下,该引脚用作串行时钟 | 在引脚配置 (strap) 模式下,需要通过 10kΩ 电阻器下拉 | 在 SMBus/I2C 模式下,需要 4.7kΩ 外部上拉电阻 |
PD | 6 | 控制转接驱动器运行状态的 2 级逻辑。在所有器件控制模式下均有效。该引脚具有 1MΩ 内部弱下拉电阻。 | 保持悬空 | |
VCC | 14、15、34、35 | 电源引脚。VCC = 3.3V ±10% | 该器件的 VCC 引脚应通过一个低电阻路径与电路板的 VCC 平面相连 | 在每个 VCC 引脚附近安装一个连接至 GND 的去耦电容器 |
GND | 1、8、11、18、21、28、31、38、EP | 器件的接地基准 | 外露焊盘必须连接到一个或多个接地平面 |