ZHCAEE3 August   2024 TAC5111-Q1 , TAC5212-Q1 , TAC5311-Q1 , TAC5312-Q1 , TAC5411-Q1 , TAC5412-Q1 , TAD5212-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2信号链架构
  6. 3ICLA 的 ASI 配置
  7. 4决策树
  8. 5应用示例
    1. 5.1 应用程序示例脚本
  9. 6总结
  10. 7参考资料

ICLA 的 ASI 配置

多个 TAX5XXX-Q1 器件的 ASI 总线通过每个相应器件的数字输出引脚 (DOUT) 连接在一起。启用 ICLA 后,DOUT 是一个双向发送器和接收器,用于收发限制器组内所做的更改。ICLA 算法旨在将数据发送到 PASI_TX_CH8_CFG (P0_R37_D5) 寄存器中的其他器件,并从 PASI_RX_CH[6-8]_CFG (P0_R45-R47_D6:5) 寄存器中的其他器件接收数据。每个通道的时隙分配设置在 PASI_TX_CHx_CFG (P0_R30-R37_D4:0) 和 PASI_RX_CHx_CFG(P0_R40-R47_D4:0) 中进行配置。图 3-1 展示了为 ICLA 配置的四个器件的时隙配置示例。

 ICLA 的四个器件的时隙配置图 3-1 ICLA 的四个器件的时隙配置