ZHCAEE8 September 2024 CDCLVC1102 , CDCLVC1103 , CDCLVC1104 , CDCLVC1110 , CDCLVD1204 , LMK00301 , LMK00304 , LMK00306 , LMK00308 , LMK01801 , LMK1C1102 , LMK1C1103 , LMK1C1104 , LMK1C1106 , LMK1C1108 , LMK1D1204 , LMK1D1208
当前解决压摆率敏感性问题的方法是在时钟器件的输入端使用额外的电路,因此会占用电路板上的额外空间。整个系统的成本高昂,依赖多个分立式元件也增加了设计的复杂性。此外,使用放大器或比较器级会在后续时钟树中增加噪声,因为放大器或比较器通常不会像时钟缓冲器那样针对相位噪声性能进行优化。图 3-1 展示了没有时钟缓冲器的当前方法的通用版本。一种更好的方法是使用时钟缓冲器等集成芯片,此类芯片具有放大慢速压摆率信号所需的所有电路,并针对所有时钟参数进行了优化。时钟缓冲器以极低的加性相位噪声将慢速压摆率输入转换为逻辑电平,从而提高信号压摆率,还可以通过时钟树中的器件最大限度地缓解相位噪声性能下降。此外,时钟缓冲器可以根据内部偏置和交流耦合模式等不同特性,缩减外部 BOM(物料清单)。
TI 提供大量支持正弦波输入的时钟缓冲器来用作单端、差分和可配置缓冲器。TI 时钟缓冲器涵盖 LVCMOS (LMK1C110x)、LVDS (LMK1D1xxx)、LVPECL (CDCLVP12xx) 及支持所有业界通用输出和输入格式的通用缓冲器(LMK0030x、LMK01000、CDCLVC1310)的所有逻辑电平。本应用手册特别使用 LMK1C110x 系列缓冲器进行性能测量,因为该系列缓冲器具有固有的低加性相位噪声。