ZHCAEJ6 September   2024 TAS2120 , TAS2320

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2应用原理图
    1. 2.1 建议的元件额定值
    2. 2.2 参考原理图
  6. 3设计指南
    1. 3.1  VDD 引脚
    2. 3.2  PVDD 引脚
    3. 3.3  GREG 引脚
    4. 3.4  SW 引脚
    5. 3.5  VBAT 引脚
    6. 3.6  OUT_P 和 OUT_N 引脚
      1. 3.6.1 输出端的可选 EMI 滤波器
    7. 3.7  IOVDD 引脚
    8. 3.8  DREG 引脚
    9. 3.9  数字 I/O 引脚
    10. 3.10 接地引脚
    11. 3.11 HW 选择引脚
  7. 4EMI 特定指南
  8. 5总结
  9. 6参考资料

SW 引脚

SW 引脚对应于器件内部升压转换器的开关输入。在将电源布线至 PCB 上的 SW 引脚时,需要考虑以下建议:

  • 该节点应能够承载高瞬态电流。该节点需要使用具有高载流能力和极小寄生电阻和电感的宽引线进行布线。
  • 该节点可以在高电压下开关。建议避免在该节点上布置任何低压引线(包括 BCLK、FSYNC、SDIN SDOUT 等),以避免耦合。
  • 将连接到 SW 引脚的电感器放置在靠近器件的位置。使用具有较低 ESR 的电感器有助于实现较高的效率。
  • 从电源到 SW 电感器的布线必须具有极小的寄生电阻,从而更大限度地减小 I2R 损耗对效率的影响。
  • 使用容值大于等于 10µF 的电容器对 SW 10µF 电感器进行去耦,将该电容器放置在尽可能靠近电感器的位置。这种放置方式旨在降低瞬态电流在节点上产生的纹波。该电容器必须放置在电源和电感器之间,而不是放置在电感器和器件的 SW 引脚之间。
  • 更大限度地减小 SW 节点路径上的寄生电容,以降低影响效率的开关损耗。
  • 当器件在外部 PVDD 模式下运行时,SW 引脚必须保持未连接状态。
 升压电感器和去耦电容器在 SW 引脚附近的放置图 3-9 升压电感器和去耦电容器在 SW 引脚附近的放置
 电源到 SW 电感器的布线图 3-10 电源到 SW 电感器的布线