ZHCAEJ6 September   2024 TAS2120 , TAS2320

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2应用原理图
    1. 2.1 建议的元件额定值
    2. 2.2 参考原理图
  6. 3设计指南
    1. 3.1  VDD 引脚
    2. 3.2  PVDD 引脚
    3. 3.3  GREG 引脚
    4. 3.4  SW 引脚
    5. 3.5  VBAT 引脚
    6. 3.6  OUT_P 和 OUT_N 引脚
      1. 3.6.1 输出端的可选 EMI 滤波器
    7. 3.7  IOVDD 引脚
    8. 3.8  DREG 引脚
    9. 3.9  数字 I/O 引脚
    10. 3.10 接地引脚
    11. 3.11 HW 选择引脚
  7. 4EMI 特定指南
  8. 5总结
  9. 6参考资料

DREG 引脚

DREG 引脚对应于内部生成的 LDO 电压。DREG 引脚用作器件内部数字块的电源。在将 DREG 引脚布线到 PCB 上时,需要考虑以下指南:

  • 必须使用容值大于等于 1µF 的电容器将 DREG 引脚去耦(连接至 GND 引脚)。需要将该电容器放置在尽可能靠近器件的位置。使用一个 0201 电容器更大限度地减小 ESR 和 ESL。
  • DREG 引脚上不得加载任何外部电路。
  • 如果通过 PCB 的接地平面进行去耦,请使用多个过孔来更大限度地减小电容器的接地端与器件的 GND 引脚之间的寄生电感。
 DREG 去耦电容器的放置 图 3-16 DREG 去耦电容器的放置