ZHCAEK7 October   2024 TPLD1201 , TPLD1201-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2配置 TPLD 中的振荡器
  6. 3在 InterConnect Studio (ICS) 中配置时序宏单元
  7. 4同步信号示例
  8. 5总结
  9. 6参考资料

配置 TPLD 中的振荡器

TPLD 内的振荡器是可配置的,其中工作频率可在图 2-1 所示的两个选项之间选择,也可固定为特定频率。工作频率馈送到预分频器和次级分频器级,从而提供可在 TPLD 设计中使用的各种频率。预分频器级输出也会路由到计数器/延迟发生器宏单元的时钟输入,在此处可以使用单独的第二级分频器。有关每个器件内的可用选项,请参阅器件特定的 TPLD 数据表。

 振荡器宏单元方框图图 2-1 振荡器宏单元方框图

TPLD1201 为例,它具有一个内部振荡器,可选择以 25kHz 或 2MHz 的频率运行。所选时钟随后馈入预分频器级,该预分频器级将工作频率进行 1、2、4 或 8 分频。输出分频器级为每个输出提供额外的 1、2、3、4、8、12、24 和 64 分频选项。根据预分频器的输出,每个计数器都有额外的分频值 1、4、12、24、64 或 4096。

表 2-1 展示了 TPLD1201 中振荡器输出端可实现的最小和最大频率以及驱动计数器和/或延迟发生器的时钟。

表 2-1 使用 TPLD1201 中的内部分频器可实现的最小时钟和最大时钟
频率 25kHz 2MHz
预分频器 1 8 1 8
第二个分频器 1 64 4096 1 64 4096 1 64 4096 1 64 4096
CLK 频率 25kHz 390Hz 6.1Hz 3.1kHz 48.8Hz 0.7Hz 2.0MHz 31.2kHz 488Hz 250kHz 3.9kHz 61Hz
CLK 周期 40µs 2.56ms 163ms 320µs 20.4ms 1.31s 500ns 32µs 2.04ms 4μs 256µs 16.3ms