ZHCAEO8B March 2022 – November 2024 AM620-Q1 , AM623 , AM625 , AM625-Q1
布线规则应用于被称为网类别的组中的信号。每个网类别包含遵循相同布线要求的信号。这简化了这些布线的实施和依从性。表 2-4 列出了 DDR4 接口的时钟网类别。表 2-5 列出了 DDR4 接口中信号的信号网类别和相关的时钟网类别。然后将这些网类别链接到后续的终端和布线规则。
时钟网类别 | 处理器引脚名称 |
---|---|
CK | DDR0_CK0/DDR0_CK0_n |
DQS0 | DDR0_DQS0/DDR0_DQS0_n |
DQS1 | DDR0_DQS1/DDR0_DQS1_n |
信号网类别 | 关联的时钟网类别 | 处理器引脚名称 |
---|---|---|
ADDR_CTRL | CK | DDR0_A[13:0]、DDR0_WE_n、DDR0_CAS_n、DDR0_RAS_n、DDR0_ACT_n、DDR0_BA0、DDR0_BA1、DDR0_BG0、DDR0_BG1、DDR0_PAR、DDR0_CS0_n、DDR0_CS1_n、DDR0_ODT0、DDR0_ODT1、DDR0_CKE0、DDR0_CKE1 |
BYTE0 | DQS0 | DDR0_DQ[7:0]、DDR0_DM0 |
BYTE1 | DQS1 | DDR0_DQ[15:8]、DDR0_DM1 |