ZHCSE15F July   2015  – May 2018 SN65DP159 , SN75DP159

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
    1.     Device Images
      1.      DP159 母板应用结构
      2.      DP159 软件狗应用结构
  4. 修订历史记录
  5. 说明 (续)
  6. Pin Configuration and Functions
    1.     Pin Functions
  7. Specifications
    1. 7.1  Absolute Maximum Ratings
    2. 7.2  ESD Ratings
    3. 7.3  Recommended Operating Conditions
    4. 7.4  Thermal Information
    5. 7.5  Power Supply Electrical Characteristics
    6. 7.6  Differential Input Electrical Characteristics
    7. 7.7  HDMI and DVI TMDS Output Electrical Characteristics
    8. 7.8  AUX, DDC, and I2C Electrical Characteristics
    9. 7.9  HPD Electrical Characteristics
    10. 7.10 HDMI and DVI Main Link Switching Characteristics
    11. 7.11 AUX Switching Characteristics (Only for RGZ Package)
    12. 7.12 HPD Switching Characteristics
    13. 7.13 DDC and I2C Switching Characteristics
    14. 7.14 Typical Characteristics
  8. Parameter Measurement Information
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1 Reset Implementation
      2. 9.3.2 Operation Timing
      3. 9.3.3 I2C-over-AUX to DDC Bridge (SNx5DP159 48-Pin Package Version Only)
      4. 9.3.4 Input Lane Swap and Polarity Working
      5. 9.3.5 Main Link Inputs
      6. 9.3.6 Main Link Inputs Debug Tools
      7. 9.3.7 Receiver Equalizer
      8. 9.3.8 Termination Impedance Control
      9. 9.3.9 TMDS Outputs
        1. 9.3.9.1 Pre-Emphasis/De-Emphasis
    4. 9.4 Device Functional Modes
      1. 9.4.1 Retimer Mode
      2. 9.4.2 Redriver Mode
      3. 9.4.3 DDC Training for HDMI2.0 Data Rate Monitor
      4. 9.4.4 DDC Functional Description
    5. 9.5 Register Maps
      1. 9.5.1 DP-HDMI Adaptor ID Buffer
      2. 9.5.2 Local I2C Interface Overview
      3. 9.5.3 I2C Control Behavior
      4. 9.5.4 I2C Control and Status Registers
        1. 9.5.4.1 Bit Access Tag Conventions
        2. 9.5.4.2 CSR Bit Field Definitions
          1. 9.5.4.2.1 ID Registers
          2. 9.5.4.2.2 Misc Control
          3. 9.5.4.2.3 HDMI Control
          4. 9.5.4.2.4 Equalization Control Register
          5. 9.5.4.2.5 EyeScan Control Register
  10. 10Application and Implementation
    1. 10.1 Application Information
      1. 10.1.1 Use Case of SNx5DP159
      2. 10.1.2 DDC Pullup Resistors
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
      3. 10.2.3 Application Curve
    3. 10.3 System Example
      1. 10.3.1 Compliance Testing
  11. 11Power Supply Recommendations
    1. 11.1 Power Management
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 Layout Examples
    3. 12.3 Thermal Considerations
  13. 13器件和文档支持
    1. 13.1 相关链接
    2. 13.2 文档支持
      1. 13.2.1 相关文档
    3. 13.3 接收文档更新通知
    4. 13.4 社区资源
    5. 13.5 商标
    6. 13.6 静电放电警告
    7. 13.7 术语表
  14. 14机械、封装和可订购信息

说明

SNx5DP159 器件是一款双模[1] DisplayPort 转最小化传输差分信号 (TMDS) 重定时器,支持数字视频接口 (DVI) 1.0 以及高清多媒体接口 (HDMI) 1.4b 和 2.0 输出信号。SNx5DP159 器件通过 DDC 链路或 AUX 通道支持双模标准版本 1.1 的 1 类和 2 类应用。SNx5DP159 器件的每条数据信道支持的数据速率高达 6Gbps,可支持超高清 (4K × 2K/60Hz) 8 位彩色高分辨率视频和 1080p 16 位色深的高清电视 (1920 × 1080/60Hz)。SNx5DP159 器件在数据速率低于 1Gbps 时可自动配置为转接驱动器,在超过该数据速率后可自动配置为重定时器。此特性可通过 I2C[4] 编程来关闭。

为确保信号完整性,SNx5DP159 器件实现了多个 特性。SNx5DP159 接收器支持自适应和固定均衡,以便消除电路板走线或电缆因带宽受限而引起的码间串扰 (ISI) 抖动或损耗。用作重定时器时,内置的时钟数据恢复 (CDR) 功能可清除输入端高频和视频源的随机抖动。发送器提供多种 功能 不仅有利于达到合规要求,还能够减少系统设计问题,例如去加重功能可补偿驱动长电缆或高损耗电路板走线时的衰减。SNx5DP159 器件还包含使用 Vsadj 引脚上的外部电阻器实现的 TMDS 输出幅值调节功能,以及源端选择功能和输出转换速率控制功能。器件的运行和配置可通过引脚设置或 I2C[4] 编程。

SNx5DP159 器件采用多种方法来进行电源管理和降低有功功率。

器件信息(1)

器件型号 封装 封装尺寸(标称值)
SN65DP159
SN75DP159
VQFN (48) 7.00mm × 7.00mm
WQFN (40) 5.00mm x 5.00mm
  1. 如需了解所有可用封装,请参阅数据表末尾的可订购米6体育平台手机版_好二三四附录。