ZHCSE97K August 2014 – February 2024 TMS320F28374S , TMS320F28375S , TMS320F28375S-Q1 , TMS320F28376S , TMS320F28377S , TMS320F28377S-Q1 , TMS320F28378S , TMS320F28379S
PRODUCTION DATA
不支持内部 VREG。必须将 VREGENZ 引脚连接至 VDDIO,并且外部电源用于为 VDD 提供 1.2V 电压。在斜升期间, VDD 应保持不高于 VDDIO 0.3V 。
VDDOSC 和 VDD 必须同时加电和断电。当 VDD 处于断电状态时, VDDOSC 不应供电。对于未同时为 VDDOSC 和 VDD 供电的应用,请参阅TMS320F2837xS 实时 MCU 器件勘误表 中的“INTOSC:未使用 VDD 为 VDDOSC 供电会导致 INTOSC 频率漂移”公告。
当闪存组处于运行状态时,在 VDD3VFL 到 VDD 之间存在内部 12.8mA 电流源。当闪存组处于运行状态且器件处于低态运行状态(如低功耗模式)时,此内部电流源可能导致 VDD 上升至大概为 1.3V。在这种情况下,外部系统 VDD 稳压器的电流负载将为零。对于大多数稳压器来说,这不是问题;但是,如果系统稳压器需要最小负载才能正常运行,则可以向电路板增加外部 82Ω 电阻器,以确保 VDD 具有最小电流负载。请参阅TMS320F2837xS 实时 MCU 器件勘误表 中“低功耗模式:将闪存断电或保持最少器件活动”公告。