ZHCSE98K October 2014 – February 2024 TMS320F28075 , TMS320F28075-Q1 , TMS320F28076
PRODUCTION DATA
最小值 | 典型值 | 最大值 | 单位 | |
---|---|---|---|---|
ADCCLK(源自 PERx.SYSCLK) | 5 | 50 | MHz | |
采样窗口持续时间(由 ACQPS 和 PERx.SYSCLK 设置)(1) | 100 | ns | ||
VREFHI | 2.4 | 2.5 或 3.0 | VDDA | V |
VREFLO | VSSA | 0 | VSSA | V |
VREFHI - VREFLO | 2.4 | VDDA | V | |
ADC 输入转换范围 | VREFLO | VREFHI | V |
工作过程中,ADC 输入应保持低于 VDDA + 0.3V。如果 ADC 输入超过此电平,器件内部的 VREF 可能会受到干扰,这可能会影响使用相同 VREF 的其他 ADC 或 DAC 输入的结果。
VREFHI 引脚必须保持低于 VDDA + 0.3V,以确保正常工作。如果 VREFHI 引脚超过此电平,可能会激活阻塞电路,并且 VREFHI 的内部值可能会在内部浮动至 0V,从而导致 ADC 转换或 DAC 输出不正确。