ZHCSHA1C November 2019 – July 2020 ADS8686S
PRODUCTION DATA
如果 HW_RNGSEL[1:0] 引脚在完全复位时设置为 01、10 或 11,则器件进入硬件模式。在硬件模式下,器件的功能受限。所有器件功能通过引脚控制进行配置。完全复位时以下信号的逻辑电平配置 ADS8686S 的功能:CRC、BURST、SEQEN、SER/BYTE/PAR、DB9/BYESEL、DB8 和 OSx。表 7-5 汇总了完全复位释放时器件锁存的信号。器件配置完毕后,需要通过 RESET 引脚进行完全复位,才能退出配置并设置替代配置。所选的数据通信接口还决定了硬件模式中可用的功能。表 7-6 提供了硬件并行、字节或串行模式中可用功能的完整列表。
信号 | 在完全复位时锁存 | 在复位时读取 | 忙时读取 | 边缘驱动 | ||||
---|---|---|---|---|---|---|---|---|
硬件 模式 |
软件 模式 |
硬件 模式 |
软件 模式 |
硬件 模式 |
软件 模式 |
硬件 模式 |
软件 模式 |
|
REFSEL | 是 | 是 | ||||||
SEQEN | 是 | |||||||
HW_RNGSELx (范围变化) |
是 | 是 | 是 | |||||
HW_RNGSELx (硬件或软件模式) |
是 | 是 | ||||||
CRCEN | 是 | 否 | ||||||
OSx | 是 | 否 | ||||||
BURST | 是 | 否 | ||||||
CHSELx | 是 | 是 | ||||||
SER1W | 是 | 是 | ||||||
SER/BYTE/ PAR | 是 | 是 | ||||||
DB9/BYTESEL | 是 | 是 |
引脚名称 | 运行模式 | |||||
---|---|---|---|---|---|---|
软件,HW_RNGSELx = 00 | 硬件,HW_RNGSELx ≠ 00 | |||||
串行,SER/BYTE/PAR = 1,DB9/BYTESEL = 0 | 并行字节,SER/BYTE/PAR = 1,DB9/BYTESEL = 1 | 并行,SER/BYTE/PAR = 0 | 串行,SER/BYTE/PAR = 1,DB9/BYTESEL = 0 | 并行字节,SER/BYTE/PAR = 1,DB9/BYTESEL = 1 | 并行,SER/BYTE/PAR = 0 | |
CHSELx | 无功能,连接到 DGND | 无功能,连接到 DGND | 无功能,连接到 DGND | CHSELx | CHSELx | CHSELx |
SCLK/RD | SCLK | RD | RD | SCLK | RD | RD |
WR/BURST | 连接到 DGND | WR | WR | BURST | BURST | BURST |
DB[15:13]/OS[0:2] | 连接到 DGND | 连接到 DGND | DB15 至 DB13 | OSx | 连接到 DGND | DB15 至 DB13 |
DB12/SDOA | SDOA | 连接到 DGND | DB12 | SDOA | 连接到 DGND | DB12 |
DB11/SDOB | SDOB,在串行 1 线模式下保持悬空 | 连接到 DGND | DB11 | SDOB | 连接到 DGND | DB11 |
DB10/SDI | SDI | 连接到 DGND | DB10 | 连接到 DGND | 连接到 DGND | DB10 |
DB9/BYTESEL | 连接到 DGND | 连接到 DVDD | DB9 | 连接到 DGND | 连接到 DVDD | DB9 |
DB8 至 DB6, DB3 至 DB0 |
连接到 DGND | DB8 至 DB6, DB3 至 DB0 |
DB8 至 DB6, DB3 至 DB0 |
连接到 DGND | DB8 至 DB6, DB3 至 DB0 |
DB8 至 DB6, DB3 至 DB0 |
DB5/CRCEN | 连接到 DGND | DB5 | DB5 | CRCEN | DB5 | DB5 |
DB4/SER1W | SER1W | DB4 | DB4 | SER1W | DB4 | DB4 |
HW_RNGSELx | 连接到 DGND | 连接到 DGND | 连接到 DGND | 配置模拟输入范围 | 配置模拟输入范围 | 配置模拟输入范围 |
SEQEN | 连接到 DGND | 连接到 DGND | 连接到 DGND | SEQEN | SEQEN | SEQEN |
REFSEL | REFSEL | REFSEL | REFSEL | REFSEL | REFSEL | REFSEL |
在硬件模式下,CHSELx 和 HW_RNGSELx 控制信号可以在器件运行期间改变它们的状态并对器件配置产生直接影响。
CHSELx 引脚在复位时被读取,以确定要采集的第一对待转换模拟输入通道。在序列发生器运行模式下,CHSELx 引脚会配置序列发生器的设置。有关更多详细信息,请参阅Topic Link Label7.4.2.5 部分。CHSELx 引脚状态必须在 ADC 转换过程中(即在 CONVST 上升沿和 BUSY 下降沿之间)保持不变。在此期间读取 CHSELx 引脚的状态,以选择要转换的下一对通道或修改硬件序列发生器设置。
HW_RNGSELx 信号对模拟输入范围编程。选定的输入范围将应用于所有 16 个模拟输入通道。这些引脚上的逻辑变化会立即影响模拟输入范围。范围变化后,除了正常的采集时间要求,还允许 120µs(典型值)的稳定时间。推荐的做法是根据系统信号的目标输入范围对范围选择引脚进行硬接线。