ZHCSHA1C November 2019 – July 2020 ADS8686S
PRODUCTION DATA
当 CONVST 信号从低电平转换为高电平时,将启动通道转换。BUSY 信号变为高电平并保持高电平以指示正在进行转换。BUSY 信号变为低电平后表明转换已完成,此时可以启动数据读取周期。
ADS8686S 可以使用具有标准 CS、RD 和 DB[7:0] 信号的并行数据总线读取转换结果。CS 和 RD 输入信号在内部通过门控启用数据线路(DB7 至 DB0)。当 CS 和 RD 均为逻辑低电平时,这些信号将保持其高阻抗状态。
CS 输入信号的上升沿使总线进入三态,CS 输入信号的下降沿使总线退出高阻抗状态。CS 是启用数据线路的控制信号;此功能允许多个 ADS8686S 器件共享同一条并行数据总线。
所需的读取操作次数取决于器件配置。至少需要四次读取才能读取同时采样的 A 和 B 通道的转换结果。如果启用了其他功能(例如 CRC、状态和突发模式),则所需的回读次数会相应增加。
RD 引脚从输出转换结果寄存器中读取数据。向 ADS8686S 的 RD 引脚施加一系列 RD 脉冲,会为每个通道的转换结果触发计时结束并记录到并行总线(DB7 至 DB0)。BUSY 变为低电平和 CS 被拉至低电平后的前两个 RD 脉冲会为通道 Ax 的转换结果的 MSB 触发计时结束,然后为其 LSB 触发计时结束。接下来的两个 RD 脉冲使用通道 Bx 的转换结果更新总线。图 7-26 显示了并行数据读取时序图。