ZHCSHK4A August   2017  – January 2018

ADVANCE INFORMATION for pre-production products; subject to change without notice.  

  1. 1特性
  2. 2应用
  3. 3说明
    1.     简化原理图
  4. 4修订历史记录
  5. 5器件和文档支持
    1. 5.1 器件支持
      1. 5.1.1 开发支持
        1. 5.1.1.1 时钟架构
        2. 5.1.1.2 PLLatinum 仿真
        3. 5.1.1.3 TICS Pro
    2. 5.2 社区资源
    3. 5.3 商标
    4. 5.4 静电放电警告
    5. 5.5 Glossary
  6. 6机械、封装和可订购信息

说明

LMK04832 是一款具有业内最高性能的时钟调节器,不但支持 JEDEC JESD204B,而且与 LMK0482x 器件系列引脚兼容。

PLL2 可以配置 14 个时钟输出以驱动 7 个 JESD204B 转换器或其他逻辑器件(使用器件和 SYSREF 时钟)。SYSREF 可以通过直流和交流耦合提供。不只是 JESD204B 应用,14 个输出中的每一个输出都可以单独配置为用于传统时钟系统的高性能输出。

LMK04832 可以配置在双 PLL、单 PLL 或时钟分配模式下工作(使用或不使用 SYSREF 生成或时钟恢复)。PLL2 可以使用内部或外部 VCO 工作。

LMK04832 既具有出色的性能, 又具有 多种特性,如功率和性能均衡调节、双 VCO、动态数字延迟和保持模式,是提供灵活的高性能时钟树的理想器件。

器件信息(1)

器件型号 说明 封装尺寸(标称值)
LMK04832NKDT
LMK04832NKDR
WQFN (64) 9.00mm x 9.00mm
  1. 如需了解所有可用封装,请参阅数据表末尾的可订购米6体育平台手机版_好二三四附录。
  2. T = 带;R = 卷

简化原理图

LMK04832 g_frontpage.gif