ZHCSJ20D August   2018  – April 2021 UCC21530-Q1

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 引脚配置和功能
    1.     引脚功能
  6. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议工作条件
    4. 6.4  热性能信息
    5. 6.5  额定功率
    6. 6.6  绝缘规格
    7. 6.7  安全相关认证
    8. 6.8  安全限值
    9. 6.9  电气特征
    10. 6.10 开关特征
    11. 6.11 绝缘特征曲线
    12. 6.12 典型特征
  7. 参数测量信息
    1. 7.1 传播延迟和脉宽失真度
    2. 7.2 上升和下降时间
    3. 7.3 输入和使能响应时间
    4. 7.4 可编程死区时间
    5. 7.5 上电 UVLO 到输出延迟
    6. 7.6 CMTI 测试
  8. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 VDD、VCCI 和欠压锁定 (UVLO)
      2. 8.3.2 输入和输出逻辑表
      3. 8.3.3 输入级
      4. 8.3.4 输出级
      5. 8.3.5 UCC21530-Q1 中的二极管结构
    4. 8.4 器件功能模式
      1. 8.4.1 使能引脚
      2. 8.4.2 可编程死区时间 (DT) 引脚
        1. 8.4.2.1 DT 引脚连接至 VCC
        2. 8.4.2.2 DT 引脚连接至 DT 和 GND 引脚之间的编程电阻器
          1.        应用和实现
            1. 9.1 应用信息
            2. 9.2 典型应用
              1. 9.2.1 设计要求
              2. 9.2.2 详细设计过程
                1. 9.2.2.1 设计 INA/INB 输入滤波器
                2. 9.2.2.2 选择死区时间电阻器和电容器
                3. 9.2.2.3 栅极驱动器输出电阻器
                4. 9.2.2.4 估算栅极驱动器功率损耗
                5. 9.2.2.5 估算结温
                6. 9.2.2.6 选择 VCCI、VDDA/B 电容器
                  1. 9.2.2.6.1 选择 VCCI 电容器
                7. 9.2.2.7 其他应用示例电路
              3. 9.2.3 应用曲线
                1.           电源相关建议
  9. 布局
    1. 9.1 布局指南
      1. 9.1.1 元件放置注意事项
      2. 9.1.2 接地注意事项
      3. 9.1.3 高电压注意事项
      4. 9.1.4 散热注意事项
    2. 9.2 布局示例
  10. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 社区资源
    4. 10.4 商标
      1.      机械、封装和可订购信息

引脚功能

引脚I/O(1)说明
名称编号
DT6IDT 引脚配置:
  • 将 DT 连接到 VCCI 可禁用 DT 功能并允许输出重叠。
  • 在 DT 和 GND 之间放置一个电阻器 (RDT) 可根据以下公式调整死区时间:DT (ns) = 10 × RDT (kΩ)。TI 建议靠近 DT 引脚放置一个 2.2 nF 或以上的陶瓷电容器来旁路此引脚,从而实现更佳的抗噪性能。
EN5I设置为高电平时会同时启用两个驱动器输出,而设置为低电平时则会禁用输出。如果不使用该引脚,则建议将其连接至 VCCI,以实现更好的抗噪性能。连接到远距离微控制器时,可在靠近 EN 引脚处放置约 1nF 的低 ESR/ESL 电容器进行旁路。
GND4P初级侧接地参考。初级侧的所有信号都以该接地为基准。
INA1IA 通道的输入信号。INA 输入具有兼容 TTL/CMOS 的输入阈值。该引脚在保持开路时在内部被拉至低电平。如果不使用该引脚,则建议将其接地,以实现更好的抗噪性能。
INB2IB 通道的输入信号。INB 输入具有兼容 TTL/CMOS 的输入阈值。该引脚在保持开路时在内部被拉至低电平。如果不使用该引脚,则建议将其接地,以实现更好的抗噪性能。
NC7无内部连接。此引脚可以保持悬空、连接至 VCCI 或连接至 GND。
OUTA15O驱动器 A 的输出。连接到 A 通道 FET 或 IGBT 的栅极。
OUTB10O驱动器 B 的输出。连接到 B 通道 FET 或 IGBT 的栅极。
VCCI3P初级侧电源电压。使用尽可能靠近器件的低 ESR/ESL 电容器在本地进行去耦(连接至 GND)。
VCCI8P初级侧电源电压。此引脚在内部短接至引脚 3。
VDDA16P驱动器 A 的次级侧电源。使用尽可能靠近器件的低 ESR/ESL 电容器在本地进行去耦(连接至 VSSA)。
VDDB11P驱动器 B 的次级侧电源。使用尽可能靠近器件的低 ESR/ESL 电容器在本地进行去耦(连接至 VSSB)。
VSSA14P次级侧驱动器 A 接地。次级侧 A 通道的接地参考。
VSSB9P次级侧驱动器 B 接地。次级侧 B 通道的接地参考。
P = 电源,I = 输入,O = 输出