ZHCSJS3E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
工作过程中,ADC 输入应保持低于 VDDA + 0.3 V。如果 ADC 输入超过此电平,器件内部的 VREF 可能会受到干扰,这可能会影响使用相同 VREF 的其他 ADC 或 DAC 输入的结果。
为使 ADC 和 DAC 满足指定的性能参数,VREFHI 引脚必须保持低于 VDDA。为确保正常运行,VREFHI 引脚必须保持低于 VDDA + 0.3V。如果 VREFHI 引脚超过 VDDA + 0.3V,可能会激活阻塞电路,使得 VREFHI 的内部值在内部浮动至 0V,从而导致 ADC 转换或 DAC 输出不正确。