ZHCSPZ0A february   2022  – june 2023 LMK1D1208I

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. Revision History
  6. Device Comparison
  7. Pin Configuration and Functions
  8. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 Typical Characteristics
  9. Parameter Measurement Information
  10. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1 Fail-Safe Input
      2. 9.3.2 Input Stage Configurability
      3. 9.3.3 Dual Output Bank
      4. 9.3.4 I2C
        1. 9.3.4.1 I2C Address Assignment
      5. 9.3.5 LVDS Output Termination
      6. 9.3.6 Input Termination
    4. 9.4 Device Functional Modes
      1. 9.4.1 Input Enable Control
      2. 9.4.2 Bank Input Selection
      3. 9.4.3 Bank Mute Control
      4. 9.4.4 Output Enable Control
      5. 9.4.5 Output Amplitude Selection
    5. 9.5 Programming
    6. 9.6 Register Maps
      1. 9.6.1 LMK1D1208I Registers
  11. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
      3. 10.2.3 Application Curves
    3. 10.3 Power Supply Recommendations
    4. 10.4 Layout
      1. 10.4.1 Layout Guidelines
      2. 10.4.2 Layout Example
  12. 11Device and Documentation Support
    1. 11.1 Documentation Support
      1. 11.1.1 Related Documentation
    2. 11.2 接收文档更新通知
    3. 11.3 支持资源
    4. 11.4 Trademarks
    5. 11.5 静电放电警告
    6. 11.6 术语表
  13. 12Mechanical, Packaging, and Orderable Information
    1. 12.1 Package Option Addendum
    2. 12.2 Tape and Reel Information

特性

  • 具有 2 个输入和 8 个输出的高性能 LVDS 时钟
    缓冲器系列
  • 输出频率最高可达 2GHz
  • 电源电压:1.8V/2.5V/3.3V ± 5%
  • 通过 I2C 编程实现器件可配置性
    • 单独的输入和输出启用/禁用

    • 单独的输出振幅选择(标准或增强)

    • 组输入多路复用器

  • 通过 IDX 引脚实现四个可编程 I2C 地址
  • 低附加抖动:156.25MHz 下 12kHz 至 20MHz 范围内的
    RMS 最大值小于 60fs
    • 超低相位本底噪声:-164dBc/Hz(典型值)

  • 超低传播延迟:< 575ps(最大值)
  • 输出偏斜:20ps(最大值)
  • 通用输入接受 LVDS、LVPECL、LVCMOS、HCSL 和 CML
  • 失效防护输入
  • LVDS 基准电压,VAC_REF,适用于容性耦合输入
  • 工业温度范围:–40°C 至 105°C
  • 可用封装
    • 6mm × 6mm 40 引脚 VQFN (RHA)