ZHCSQL8B June 2022 – June 2023 AM620-Q1 , AM623 , AM625 , AM625-Q1
PRODUCTION DATA
MMC0 接口符合 JEDEC eMMC 电气标准 v5.1 (JESD84-B51),支持以下 eMMC 应用:
MMC0 接口还符合 SD 主机控制器标准规范 4.10 和 SD 物理层规范 v3.01 以及 SDIO 规范 v3.00,支持以下 SD 卡应用:
表 7-79 展示了 MMC0 时序模式所需的 DLL 软件配置设置。
寄存器名称 | MMCSD0_SS_PHY_CTRL_4_REG | MMCSD0_SS_PHY_CTRL_5_REG | ||||
---|---|---|---|---|---|---|
位字段 | [20] | [15:12] | [8] | [4:0] | [2:0] | |
位字段名称 | OTAPDLYENA | OTAPDLYSEL | ITAPDLYENA | ITAPDLYSEL | CLKBUFSEL | |
模式 | 说明 | 延迟 启用 |
延迟 值 |
输入 延迟 启用 |
输入 延迟 值 |
延迟 缓冲器 持续时间 |
旧 SDR |
8 位 PHY 工作 1.8V,25MHz |
0x1 | 0x0 | 0x0 | 不适用(1) | 0x7 |
8 位 PHY 工作 3.3V,25MHz |
0x1 | 0x0 | 0x0 | 不适用(1) | 0x7 | |
高速 SDR |
8 位 PHY 工作 1.8V,50MHz |
0x1 | 0x0 | 0x0 | 不适用(1) | 0x7 |
8 位 PHY 工作 3.3V,50MHz |
0x1 | 0x0 | 0x0 | 不适用(1) | 0x7 | |
HS200 | 8 位 PHY 工作 1.8V,200MHz |
0x1 | 0x6 | 0x1 | 调优(2) | 0x7 |
默认 速度 |
4 位 PHY 工作 3.3V,25MHz |
0x1 | 0x0 | 0x1 | 0x0 | 0x7 |
高速 |
4 位 PHY 工作 3.3V,50MHz |
0x1 | 0x0 | 0x1 | 0x0 | 0x7 |
UHS-I SDR12 |
4 位 PHY 工作 1.8V,25MHz |
0x1 | 0xF | 0x1 | 0x0 | 0x7 |
UHS-I SDR25 |
4 位 PHY 工作 1.8V,50MHz |
0x1 | 0xF | 0x1 | 0x0 | 0x7 |
UHS-I SDR50 |
4 位 PHY 工作 1.8V,100MHz |
0x1 | 0xC | 0x1 | 调优(2) | 0x7 |
UHS-I DDR50 |
4 位 PHY 工作 1.8V,50MHz |
0x1 | 0x9 | 0x1 | 调优(2) | 0x7 |
UHS-I SDR104 |
4 位 PHY 工作 1.8V,200MHz |
0x1 | 0x6 | 0x1 | 调优(2) | 0x7 |
表 7-98 展示了 MMC0 的时序条件。
参数 | 最小值 | 最大值 | 单位 | |||
---|---|---|---|---|---|---|
输入条件 | ||||||
SRI | 输入压摆率 | 旧 SDR @ 3.3V 高速 SDR@ 3.3V 默认速度 高速 |
0.69 | 2.06 | V/ns | |
旧 SDR @ 1.8V UHS-I SDR12 |
0.14 | 1.44 | V/ns | |||
高速 SDR @ 1.8V UHS-I SDR25 |
0.3 | 1.34 | V/ns | |||
UHS-I DDR50 | 1 | 2 | V/ns | |||
输出条件 | ||||||
CL | 输出负载电容 | HS200 UHS-I SDR104 |
1 | 10 | pF | |
所有其他模式 | 1 | 12 | pF | |||
PCB 连接要求 | ||||||
td(Trace Delay) | 每条引线的传播延迟 | 旧 SDR 高速 SDR HS200 |
126 | 756 | ps | |
默认速度 高速 UHS-I SDR12 UHS-I SDR25 UHS-I SDR50 UHS-I SDR104 |
126 | 1386 | ps | |||
UHS-I DDR50 | 239 | 1134 | ps | |||
td(Trace Mismatch Delay) | 所有引线之间的传播延迟不匹配 | 高速 SDR HS200 高速 UHS-I SDR104 |
8 | ps | ||
UHS-I DDR50 | 20 | ps | ||||
所有其他模式 | 100 | ps |