ZHCU022AF July 2010 – September 2022
在线执行对闪存、RAM、或外设模块区域的写入访问(RX 数据块命令)。这意味着一旦接收数据字节或字,则立即对其进行处理,并且在下一字节和字完全到达之前完成写入周期。因此,整个写入时间由波特率决定,且无需缓冲机制。
假定位于闪存区域地址下方的数据部分已加载到 RAM 或者外设模块区域中,因此,没有专用闪存控制位受到影响。
如果由于线路故障或违反数据帧的规范而失去了对 UART 协议的控制,唯一的恢复方法就是重新运行 BSL 进入队列来启动另外一个 BSL 程序。