ZHCU032K December 2004 – August 2022 MSP430AFE221 , MSP430AFE222 , MSP430AFE223 , MSP430AFE231 , MSP430AFE232 , MSP430AFE233 , MSP430AFE251 , MSP430AFE252 , MSP430AFE253 , MSP430F2001 , MSP430F2002 , MSP430F2003 , MSP430F2011 , MSP430F2012 , MSP430F2013 , MSP430F2101 , MSP430F2111 , MSP430F2112 , MSP430F2121 , MSP430F2122 , MSP430F2131 , MSP430F2132 , MSP430F2132-EP , MSP430F2232 , MSP430F2234 , MSP430F2252 , MSP430F2252-Q1 , MSP430F2254 , MSP430F2272 , MSP430F2272-Q1 , MSP430F2274 , MSP430F2274-EP , MSP430F233 , MSP430F2330 , MSP430F235 , MSP430F2350 , MSP430F2370 , MSP430F2410 , MSP430F2416 , MSP430F2417 , MSP430F2418 , MSP430F2419 , MSP430F247 , MSP430F2471 , MSP430F248 , MSP430F2481 , MSP430F249 , MSP430F2491 , MSP430F2616 , MSP430F2617 , MSP430F2618 , MSP430F2619 , MSP430G2001 , MSP430G2101 , MSP430G2102 , MSP430G2111 , MSP430G2112 , MSP430G2121 , MSP430G2131 , MSP430G2132 , MSP430G2152 , MSP430G2153 , MSP430G2201 , MSP430G2201-Q1 , MSP430G2202 , MSP430G2203 , MSP430G2210 , MSP430G2211 , MSP430G2212 , MSP430G2213 , MSP430G2221 , MSP430G2230 , MSP430G2231 , MSP430G2231-Q1 , MSP430G2232 , MSP430G2233 , MSP430G2252 , MSP430G2253 , MSP430G2302 , MSP430G2303 , MSP430G2312 , MSP430G2313 , MSP430G2332 , MSP430G2333 , MSP430G2352 , MSP430G2353 , MSP430G2402 , MSP430G2403 , MSP430G2412 , MSP430G2413 , MSP430G2432 , MSP430G2433 , MSP430G2444 , MSP430G2452 , MSP430G2453 , MSP430G2513 , MSP430G2533 , MSP430G2544 , MSP430G2553 , MSP430G2744 , MSP430G2755 , MSP430G2855 , MSP430G2955 , MSP430TCH5E
I2C 时钟 SCL 由 I2C 总线上的主器件提供。当 USCI 处于主模式时,BITCLK 由 USCI 位时钟发生器提供,可通过 UCSSELx 位选择时钟源。在从模式下,位时钟发生器不工作,且 UCSSELx位无效。
寄存器 UCBxBR1 和 UCBxBR0 中 UCBRx 的 16 位值是 USCI 时钟源 BRCLK 的分频因子。单主器件模式下可使用的最大位时钟为 fBRCLK/4。在多主器件模式下,最大位时钟为 fBRCLK/8。BITCLK 的频率可由以下得到:
生成的 SCL 的最小高电平和低电平周期是
(当 UCBRx 为偶数时)以及
(当 UCBRx 为奇数时)。
为了满足 I2C 总线协议规定的最小高低电平周期,必须选择 USCI 时钟源的频率和 UCBRx 的分频因子设置。
在仲裁进程中,来自不同主器件的时钟必须进行同步处理。在 SCL 上第一个产生低电平周期的器件会驳回其他器件,以便迫使其他器件也起始其本地低电平周期。之后 SCL 被低电平周期最长的器件保持为低电平。其他器件必须首先等待 SCL 被释放,然后才能开始其高电平周期。图 17-16显示了时钟的同步。这允许低速器件把高速器件拉低。