ZHCU760 March 2023
CDCLVP111-SP 时钟驱动器能够以最低时钟分配偏斜将 LVPECL 输入的一对差分时钟(CLK0 和 CLK1)分配至十对差分 LVPECL 时钟(Q0 和 Q9)输出。CDCLVP111-SP 可接受两个时钟源传入一个输入多路复用器。CDCLVP111-SP 专为驱动 50Ω 传输线路而设计。如果不使用某个输出引脚,建议将其保持断开,以便降低功耗。如果只使用差分对的其中一个输出引脚,那么另一输出引脚必须同样地端接至 50Ω。
如果要求单端输入运行,VBB基准电压输出被使用。在这种情况下,请将 VBB 引脚连接至 CLK0 并通过一个 10nF 电容器旁通至 GND。如需实现高速性能,强烈建议采用差分模式。CDCLVP111-SP 的额定工作温度范围为 -55°C 至 125°C。