ZHCU872E March 2022 – January 2024
J721E EVM 支持不同的应用特定摄像头扩展板,其中包括:
通用处理器板支持使用 QSH-020-01-L-D-DP-A-K 连接器以 5mm 的插接高度连接这些 CSI 扩展板,以能够在处理器板的底部堆叠 CSI 扩展板。
J721E SoC 的摄像头串行接口 CSI0 和 CSI1 连接到 CP 板上的该 CSI 扩展连接器 J52。通用处理器板支持辅助 CSI 扩展连接器,这是为将在未来推出的 J7 SoC 的 CSI2 端口而保留的。
这些 CSI 扩展板的电源(12V 和 3.3V)、控制 GPIO 和参考时钟由通用处理器板通过 CSI 扩展连接器提供。可以通过接线端子 (1757242) 使用外部电线从通用处理器板来提供可选的辅助 12V 电源。
可以使用 DIP 开关 SW3 位置 7 将这些 CSI 扩展板的 I/O 电源配置为 3.3V 和 1.8V。
CSI_VIO_SEL | 设置 CSI2 扩展接口的 I/O 电压(LVCMOS 信号) “0”(关闭)= 1.8V I/O 电压 “1”(开启)= 3.3V I/O 电压 |
表 4-33 和表 4-34 列出了 CSI 扩展连接器引脚排列。
CSI2 连接器接口 J52 | |||
---|---|---|---|
引脚编号 | 信号 | 引脚编号 | 信号 |
1 | VCC_12V0 | 21 | CSI0_RX3_P |
2 | CSI2_I2C_SCL_DV | 22 | CSI2_A_GPIO4_DV |
3 | VCC_12V0 | 23 | CSI0_RX3_N |
4 | CSI2_I2C_SDA_DV | 24 | DGND |
5 | CSI0_RXCLK_P | 25 | CSI1_RXCLK_P |
6 | CSI2_A_GPIO0_DV | 26 | CSI1_RX3_P |
7 | CSI0_RXCLK_N | 27 | CSI1_RXCLK_N |
8 | CSI2_A_GPIO1_DV | 28 | CSI1_RX3_N |
9 | CSI0_RX0_P | 29 | CSI1_RX0_P |
10 | CSI2_A_REFCLK_DV | 30 | EXP_3V3 |
11 | CSI0_RX0_N | 31 | CSI1_RX0_N |
12 | DGND | 32 | EXP_3V3 |
13 | CSI0_RX1_P | 33 | CSI1_RX1_P |
14 | CSI2_RSTZ_DV | 34 | EXP_3V3 |
15 | CSI0_RX1_N | 35 | CSI1_RX1_N |
16 | DGND | 36 | EXP_3V3 |
17 | CSI0_RX2_P | 37 | CSI1_RX2_P |
18 | CSI2_A_GPIO2_DV | 38 | VCC_CSI_IO |
19 | CSI0_RX2_N | 39 | CSI1_RX2_N |
20 | CSI2_A_GPIO3_DV | 40 | VCC_CSI_IO |
CSI2 连接器接口 J48 | |||
---|---|---|---|
引脚编号 | 信号 | 引脚编号 | 信号 |
1 | VCC_12V0 | 21 | CSI2_RX3_P |
2 | CSI2_I2C_SCL_DV | 22 | CSI2_B_GPIO4_DV |
3 | VCC_12V0 | 23 | CSI2_RX3_N |
4 | CSI2_I2C_SDA_DV | 24 | DGND |
5 | CSI2_RXCLK_P | 25 | NC |
6 | NC | 26 | NC |
7 | CSI2_RXCLK_N | 27 | NC |
8 | CSI2_B_GPIO1_DV | 28 | NC |
9 | CSI2_RX0_P | 29 | NC |
10 | CSI2_B_REFCLK_DV | 30 | EXP_3V3 |
11 | CSI2_RX0_N | 31 | NC |
12 | DGND | 32 | EXP_3V3 |
13 | CSI2_RX1_P | 33 | NC |
14 | CSI2_RSTZ_DV | 34 | EXP_3V3 |
15 | CSI2_RX1_N | 35 | NC |
16 | DGND | 36 | EXP_3V3 |
17 | CSI2_RX2_P | 37 | NC |
18 | CSI2_B_GPIO2_DV | 38 | VCC_CSI_IO |
19 | CSI2_RX2_N | 39 | NC |
20 | CSI2_B_GPIO3_DV | 40 | VCC_CSI_IO |