ZHCU887D September 2020 – January 2022 TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1
双路时钟比较器模块可用于在定义的时间窗口内验证或监测 PLL (PLLRAWCLK) 的输出频率。在检查 PLL 时钟频率时,DCC 使用已知良好的参考时钟(即 INTOSC1、INTOSC2 或 XTAL)进行比较。如果 PLL 时钟频率偏离目标频率超过预定义阈值,DCC 将报告 ERROR 状态标志并向 PIE 发送中断。
通过在计数器 0 (DCCCNTSEED0) 和计数器 1 (DCCCNTSEED1) 之间以错误比率配置双路时钟比较器 (DCC) 以强制发生失效,可以检查 DCC 功能是否正常运行。然后可以检查失效标志/中断以验证 DCC 的功能。