ZHCU923A October 2020 – February 2022
双通道 PCIe 接口包含一个器件型号为 Amphenol 10142333-10111MLF 的 4 通道 PCIe 连接器,该连接器支持第 4 代 PCIe 操作。该连接器的引脚排列符合 PCIe 标准。
J7 SoC 的 SERDES0 端口连接到双通道 PCIe 插槽以进行数据传输。PCIe1、USB0_SS 和 SGMII3、4 接口与该 SERDES0 端口进行引脚多路复用。
来自 SoC 的 I2C0 用于控制目的,通过 I2C 开关连接到该连接器上的 SMBUS。来自单通道和双通道 PCIe 连接器的链路激活信号 (INT#) 端接至 I2C 开关。
复位:提供了一个 DIP 开关 (SW3),用于选择根复合体和端点 PCIe 操作的复位源。
在 RC 模式下,来自 GPIO 扩展器的信号和来自 SoC 的 PORz 信号进行“与”运算,输出连接到 PCIe 连接器。GPIO 信号被拉低以确保 PCIe 复位 (#PERST) 保持置位,直到 SoC 释放复位。
而在 PCIe 端点操作的情况下,CP 板接收来自 PCIe 卡的复位信号。
时钟:提供了一个时钟发生器 (CDCI 1),用于驱动 PCIe 附加卡和 J7200 SoC 的 100MHz HCSL 时钟。提供了电阻器选项以选择主机和端点操作的时钟源。
对于 PCIe RC 操作:
选择的时钟 | 安装 | 拆除 |
---|---|---|
来自时钟发生器的 SOC 参考时钟 | R214 | R211、C44 |
R213 | R210、C51 | |
来自 SOC 的 PCIe 连接器参考时钟 | R211、C44 | R214、R54 |
R210、C51 | R213、R56 | |
来自时钟发生器的 PCIe 连接器参考时钟 | R54 | R211、C44 |
R56 | R210、C51 |
对于 PCIe 端点操作:
选择的时钟 | 安装 | 拆除 |
---|---|---|
来自时钟发生器的 SOC 参考时钟 | R214 | R211、C44 |
R213 | R210、C51 | |
来自 PCIe 连接器的 SOC 参考时钟 | R211、C44 | R214、R54 |
R210、C51 | R213、R56 |
热插拔:PRSNT1# 和 PRSNT2# 信号是热插拔存在检测信号。PRSNT1# 被拉高,PRSNT2# 与 GPIO 扩展器相连,这样当插入附加卡时,PRSNT1# 将被拉低,因为附加卡中的两个 PRSNT 信号都会被短接。提供了可选的电阻器来短接 PRSNT1# 和 PRSNT2#,从而支持主机和设备模式
模式 | 安装 | 拆除 |
---|---|---|
主机模式 | R631 | R630 |
R638 | ||
设备模式 | R630 | R631 |
R638 |