ZHCU923A October 2020 – February 2022
通用处理器板支持 TI 的音频编解码器 IC(制造商器件型号为 PCM3168APAP),可连接到 J7200 SoC McASP 端口 0。通过使用 1:3 多路信号分离器(制造商器件型号为 SN74CBT16214CDGGR)端口 B1 将 McASP 端口 0 连接到编解码器。端口选择由 I2C GPIO 扩展器和 EVM 配置开关进行控制。多路复用器表如表 4-18 所示。
MUX_SEL2 | MUX_SEL1 | MUX_SEL0 | 功能 |
---|---|---|---|
高 | 高 | 低 | 端口 0 = B1 端口 |
高 | 高 | 高 | 端口 0 = B2 端口(默认) |
高 | 低 | 高 | 端口 0 = B3 端口 |
端口 B1:McASP0
端口 B2:TRACE
端口 B3:LIN/MCAN
编解码器器件的参考时钟 (SCKI) 来自处理器的 AUDIO_EXT_REFCLK2(使用 1 路至 2 路扇出时钟缓冲器 SN74LVC2G125DCUR),扇出缓冲器的辅助输出时钟被路由到 EVM 扩展连接器,以连接到信息娱乐音频编解码器器件。
模式引脚保持低电平以选择 I2C 作为控制接口。通过 I2C1 接口来配置编解码器。默认 I2C 地址设置为 0x44。器件复位由 I2C GPIO 扩展器进行控制(使用 I2C1 主器件端口)。