ZHCU925 September   2022

 

  1.   说明
  2.   资源
  3.   特性
  4.   应用
  5.   5
  6. 1系统说明
    1. 1.1 主要系统规格
      1. 1.1.1 Intel® Stratix® 10 电源树示例
      2. 1.1.2 Intel® Agilex™ 电源树示例
      3. 1.1.3 Xilinx Versal™ 电源树示例
      4. 1.1.4 Xilinx Virtex-7® 电源树示例
  7. 2系统概述
    1. 2.1 方框图
    2. 2.2 设计注意事项
    3. 2.3 重点米6体育平台手机版_好二三四
      1. 2.3.1 TPS53688
      2. 2.3.2 TPS650861
      3. 2.3.3 TPSM5D1806
  8. 3硬件、软件、测试要求和测试结果
    1. 3.1 硬件要求
    2. 3.2 测试设置
      1. 3.2.1 TPS53688 编程设置
      2. 3.2.2 TPS53688 瞬态测试设置
      3. 3.2.3 TPS650861 编程设置
      4. 3.2.4 TPS650861 和 TPSM5D1806 瞬态测试设置
    3. 3.3 测试结果
      1. 3.3.1 效率结果
      2. 3.3.2 瞬态结果
        1. 3.3.2.1 TPS53688 瞬态结果
        2. 3.3.2.2 TPS650861 瞬态结果
        3. 3.3.2.3 TPSM5D1806 瞬态结果
  9. 4设计和文档支持
    1. 4.1 设计文件
      1. 4.1.1 原理图
      2. 4.1.2 BOM
    2. 4.2 工具与软件
    3. 4.3 文档支持
    4. 4.4 支持资源
    5. 4.5 商标
  10. 5作者简介

TPS53688

从性能的角度来看,TPS53688 能够处理 FPGA 内核电流轨所需的高电流要求和低电压输出。此外,DCAP+ 的反馈方案提供非常好的瞬态能力,从而实现对内核轨的典型要求 (< 1%)。其 PMBUS 和 VR13.HC SVID 还允许它与 Intel 和 Xilinx FPGA 对接,为内核轨提供动态电压缩放 (DVS),从而根据 FPGA 的运行模式调整电压。