ZHCU932A December 2021 – April 2022 DLP2021-Q1
在此架构中,视频内容被压缩并存储在外部闪存中。低速 SPI 命令从处于本地主机控制工作模式下的 MSP430 MCU或处于主机静音工作模式下的 FTDI 接口发送到 DMD 控制器,以指示需从外部 2Gb 闪存中读取哪些图像/视频内容。图像/视频内容将存储在存储器中,因而无需使用高速视频接口来连接模块,从而提升了与典型汽车基础设施的兼容性。由于略去了图形生成步骤并且无需使用接口,还降低了整体系统尺寸和成本。控制器可解压缩视频数据(416 × 468 的分辨率)的每个位平面,并快速连续地将这些数据显示在 DMD 上,从而以 25Hz 的帧速率创建完整的视频图像。由于存储器限制,建议使用 25Hz 的帧速率,但 DLP2021-Q1 可以支持最高 60Hz 的帧速率。由于 DMD 像素采用菱形格式,输出图像的有效分辨率为 588 × 330。控制器可以将 DMD 位平面数据与 LED 色彩控制器和驱动器电路的 RGB 使能时序同步。