ZHCU942 January   2024

 

  1.   1
  2.   说明
  3.   资源
  4.   特性
  5.   应用
  6.   6
  7. 1系统说明
  8. 2系统概述
    1. 2.1 方框图
    2. 2.2 设计注意事项
    3. 2.3 总体布局建议
      1. 2.3.1 DLPC3436 布局指南
        1. 2.3.1.1 PLL 电源布局
        2. 2.3.1.2 I2C 接口性能
        3. 2.3.1.3 DMD 控制和 Sub-LVDS 信号
        4. 2.3.1.4 布局层变更
        5. 2.3.1.5 残桩
        6. 2.3.1.6 终端
        7. 2.3.1.7 布线过孔
      2. 2.3.2 FPGA DDR2 SDRAM 接口布线
      3. 2.3.3 DLPA2005 布局建议
        1. 2.3.3.1 布局指南
        2. 2.3.3.2 布局示例
        3. 2.3.3.3 散热注意事项
      4. 2.3.4 DMD 柔性电缆接口布局指南
    4. 2.4 重点米6体育平台手机版_好二三四
  9. 3硬件
    1. 3.1 硬件要求
  10. 4设计和文档支持
    1. 4.1 设计文件
      1. 4.1.1 原理图
      2. 4.1.2 BOM
      3. 4.1.3 布局文件
      4. 4.1.4 机械文件
    2. 4.2 软件和 FPGA 代码
    3. 4.3 文档支持
    4. 4.4 支持资源
    5. 4.5 商标

终端

  • DMD_HS 差分信号无需外部端接电阻器。
  • 确保 DMD_LS_CLK 和 DMD_LS_WDATA 信号路径在尽可能靠近对应控制器引脚的位置包含 43Ω 串联端接电阻器。
  • 确保 DMD_LS_RDATA 信号路径在尽可能靠近对应 DMD 引脚的位置包含 43Ω 串联端接电阻器。
  • DMD_DEN_ARSTZ 引脚无需串联电阻器。