ZHCU942 January   2024

 

  1.   1
  2.   说明
  3.   资源
  4.   特性
  5.   应用
  6.   6
  7. 1系统说明
  8. 2系统概述
    1. 2.1 方框图
    2. 2.2 设计注意事项
    3. 2.3 总体布局建议
      1. 2.3.1 DLPC3436 布局指南
        1. 2.3.1.1 PLL 电源布局
        2. 2.3.1.2 I2C 接口性能
        3. 2.3.1.3 DMD 控制和 Sub-LVDS 信号
        4. 2.3.1.4 布局层变更
        5. 2.3.1.5 残桩
        6. 2.3.1.6 终端
        7. 2.3.1.7 布线过孔
      2. 2.3.2 FPGA DDR2 SDRAM 接口布线
      3. 2.3.3 DLPA2005 布局建议
        1. 2.3.3.1 布局指南
        2. 2.3.3.2 布局示例
        3. 2.3.3.3 散热注意事项
      4. 2.3.4 DMD 柔性电缆接口布局指南
    4. 2.4 重点米6体育平台手机版_好二三四
  9. 3硬件
    1. 3.1 硬件要求
  10. 4设计和文档支持
    1. 4.1 设计文件
      1. 4.1.1 原理图
      2. 4.1.2 BOM
      3. 4.1.3 布局文件
      4. 4.1.4 机械文件
    2. 4.2 软件和 FPGA 代码
    3. 4.3 文档支持
    4. 4.4 支持资源
    5. 4.5 商标

方框图

GUID-20221104-SS0I-K3RL-6BFH-G8N7W3TMHVT8-low.svg图 2-1 DLPC1438 参考设计方框图
表 2-1 连接器、跳线、接头、开关
跳线 连接器、接头、开关
J1 FPGA JTAG 连接
J2 DLPC JTAG 连接
J3 DLPC 闪存编程接头
J4 SPIO 测试点
J5 FPGA SPI 输入
J6 FPGA SPI 测试点
J7 PDATA 控制测试点
J8 DMD 连接
J9 PDATA 测试点
J10 DLPC SPI1 测试点
J11 FPGA 闪存编程接头
J12 FPGA 闪存编程测试点
J13 5V 跳线
J14 照明功率
J15 1.8V 跳线
J16 5V 风扇电源
J17 1.2V 跳线
J18 热敏电阻
J19 DAC 执行器连接
J20 3.3V 跳线
J21 DAC 执行器信号
J22 H 桥执行器信号
J23 FPGA/前端测试点
J24 H 桥执行器连接
J25 外部 VIN 开/关连接
J26 FPGA TSTMUX
J27 FPGA TSTMUX
J28 EXT PROJ_ON 连接
J29 IICO EXT 连接
J30 未使用的 DLPC GPIO
J31 DLPC TSTPT 访问
JPWR1 电源输入 14V-20V
JPWR2 备选电源输入 14V-20V
SW1 使能电源输入
SW2 PROJ_ON(打开和关闭系统)