ZHCU946 March 2022 DRA829J , DRA829J-Q1 , DRA829V , DRA829V-Q1 , LP8764-Q1 , TDA4VM , TDA4VM-Q1 , TPS6594-Q1
TO_SAFE_SEVERE 和 TO_SAFE 是在向安全状态转换前发生的不同序列。这两个序列都会毫无延迟地关断所有电源轨。TO_SAFE_SEVERE 序列立即停止 BUCK 开关,并启用 BUCK 和 LDO 的下拉电阻。这是为了防止发生 VCCA 过压或热关断时 PMIC 受损。如图 6-2 中所示进行计时。在降压稳压器关闭之前,TO_SAFE 序列不会将这些稳压器复位。
在图 6-2 所示的电源序列之后,TO_SAFE 序列会使 TPS65941213 延迟 16ms,并使 LP876411B4 延迟 3ms。该延迟可以确保主 PMIC 在辅助 PMIC 之后完成。在这些延迟之后,将在这两个 PMIC 上执行以下指令:
//TPS65941213 and LP876411B4
// Clear AMUXOUT_EN, CLKMON_EN, set LPM_EN
REG_WRITE_MASK_IMM ADDR=0x81 DATA=0x04 MASK=0xE3
// Reset all BUCK regulators
REG_WRITE_MASK_IMM ADDR=0x87 DATA=0x1F MASK=0xE0
TO_SAFE_SEVERE 序列在电源序列之后执行以下指令:
// TPS65941213
// Clear AMUXOUT_EN, CLKMON_EN, set LPM_EN
REG_WRITE_MASK_IMM ADDR=0x81 DATA=0x04 MASK=0xE3
// LP876411B4
// Clear CLKMON_EN, set LPM_EN
REG_WRITE_MASK_IMM ADDR=0x81 DATA=0x04 MASK=0xF3
TPS65941213 在 TO_SAFE_SEVERE 序列结束时额外延迟 500ms。请务必注意,在该序列延迟完成之前,不要尝试恢复操作。