ZHCU946 March 2022 DRA829J , DRA829J-Q1 , DRA829V , DRA829V-Q1 , LP8764-Q1 , TDA4VM , TDA4VM-Q1 , TPS6594-Q1
如图 6-1 所示,存在各种可以在所配置的状态之间实现状态转换的触发条件。表 6-1 按照从最高优先级(立即关断)到最低优先级 (I2C_3) 的顺序,描述了每个触发条件及其相关的状态转换。优先级较高的主动触发条件会阻止优先级较低的触发条件和相关序列。
触发条件 | 优先级 (ID) | 立即 (IMM) | 可重入 | PFSM 当前状态 | PFSM 目标状态 | 执行的电源序列或功能 |
---|---|---|---|---|---|---|
立即关断(7) | 0 | 真 | 假 | 待机、运行、仅 MCU、挂起至 RAM | 安全(1) | TO_SAFE_SEVERE |
MCU 电源错误 | 1 | 真 | 假 | 待机、运行、仅 MCU、挂起至 RAM | 安全(1) | TO_SAFE |
有序关断(7) | 2 | 真 | 假 | 待机、运行、仅 MCU、挂起至 RAM | 安全(1) | TO_SAFE_ORDERLY |
关闭请求 | 4(9) | 假 | 假 | 待机、运行、仅 MCU、挂起至 RAM | 待机(2) | TO_STANDBY |
WDOG 错误 | 5 | 假 | 真 | 运行 | 运行 | ACTIVE_TO_WARM |
ESM MCU 错误 | 6 | 假 | 真 | 运行 | 运行 | |
ESM SOC 错误 | 7 | 假 | 真 | 运行 | 运行 | ESM_SOC_ERROR |
I2C_1 位为高电平(3) | 11 | 假 | 真 | 运行、仅 MCU | 无状态变化 | 执行 RUNTIME BIST |
I2C_2 位为高电平(3) | 12 | 假 | 真 | 运行、仅 MCU | 无状态变化 | 在所有器件上,对 I2C1 和 I2C2启用 I2C CRC。(4) |
开启请求 | 15 | 假 | 假 | 待机、运行、仅 MCU、挂起至 RAM | 运行 | TO_ACTIVE |
WKUP1 变为高电平 | 16 | 假 | 假 | 待机、运行、仅 MCU、挂起至 RAM | 运行 | |
NSLEEP1 和 NSLEEP2 为高电平(5) | 17 | 假 | 假 | 待机、运行、仅 MCU、挂起至 RAM | 运行 | |
NSLEEP1 变为低电平,且 NSLEEP2 变为低电平(5) | 21 | 假 | 假 | 运行、仅 MCU | 挂起至 RAM | TO_RETENTION |
NSLEEP1 变为高电平,而 NSLEEP2 变为低电平(5) | 22 | 假 | 假 | 运行、仅 MCU | 挂起至 RAM | |
I2C_0 位变为高电平(3) | 23(8) | 假 | 假 | 待机、运行、仅 MCU | LP_STANDBY(2) | TO_STANDBY |
I2C_3 位变为高电平(3) | 24(8) | 假 | 假 | 运行、仅 MCU | 无状态变化 | 器件已准备好进行 OTA NVM 更新。(6) |