ZHCU962 February 2022 TPS7H5002-SP , TPS7H5003-SP , TPS7H5004-SP
表 3-1 是电路板上主要连接的列表。有关更多信息,请参阅 TPS7H5001-SP 耐辐射 Si 和 GaN 双输出控制器数据表中的相关部分。✓ 表示该 EVM 中包含测试点。
测试点 | 5001 | 5002 | 5003 | 5004 | 连接 | 说明 |
---|---|---|---|---|---|---|
TP1、J1 | ✓ | ✓ | ✓ | ✓ | OUTA | 在设计中连接到栅极驱动器。元件 R5 和 C5 可用于测试不同的 R/C 负载。 |
TP2、J2 | ✓ | ✓ | OUTB | 在设计中连接到栅极驱动器。元件 R6 和 C6 可用于测试不同的 R/C 负载。 | ||
TP3、J3 | ✓ | ✓ | ✓ | SRA | 在设计中连接到栅极驱动器。元件 R7 和 C7 可用于测试不同的 R/C 负载。 | |
TP4、J4 | ✓ | SRB | 在设计中连接到栅极驱动器。元件 R8 和 C8 可用于测试不同的 R/C 负载。 | |||
TP5、TP6 | ✓ | ✓ | ✓ | ✓ | CS_LIM | 在设计中是电流检测的输入。CS_LIM 电路提供了来自 OUTA 和 OUTB 的小三角波形。请注意,这可能会增加 OUTA 和 OUTB 的负载,从而导致压摆率变慢。如果 R9 和 R10 未组装,则可以从 TP5 强制执行 CS_LIM。 |
TP7 | ✓ | ✓ | ✓ | ✓ | VIN | TPS7H5001/2/3/4EVM-CVAL 器件的电压输入 |
TP8 | ✓ | ✓ | ✓ | ✓ | EN | TPS7H5001/2/3/4EVM-CVAL 器件的使能引脚,当前被拉高到 VLDO |
TP9 | ✓ | ✓ | ✓ | ✓ | COMP | TPS7H5001/2/3/4EVM-CVAL 的误差放大器输出,用于强制此电压以开环方式运行 TPS7H5001/2/3/4EVM-CVAL。 |
TP10 | ✓ | ✓ | ✓ | ✓ | REFCAP | TPS7H5001/2/3/4EVM-CVAL 的内部基准 |
TP11、TP12 | ✓ | ✓ | ✓ | ✓ | SS | 在闭环设计中,这会在启动期间缓慢增加转换器输出电压 |
TP13、TP15 | ✓ | ✓ | ✓ | ✓ | SYNC | 在此引脚上输入时钟会将 TPS7H5001/2/3/4EVM-CVAL 同步到输入频率的一半 |
TP14 | ✓ | ✓ | ✓ | ✓ | VLDO | 器件逻辑的内部电压轨 |
TP20 | ✓ | ✓ | ✓ | ✓ | VSENSE | TPS7H5001/2/3/4EVM-CVAL 的电压检测。在完整设计中连接到转换器输出电压。 |
TP21 | ✓ | ✓ | ✓ | ✓ | RSC | 斜坡补偿选择电阻器。设置器件内部的斜坡补偿压摆率。 |
TP22 | ✓ | ✓ | ✓ | ✓ | HICC | 转换器的断续时间的可配置性。虽然是通过 EVM 上的一个电阻器接地的,但在完整设计中,它通常是一个电容器。 |
TP23 | ✓ | ✓ | ✓ | ✓ | FAULT | 如果此节点上的信号为高电平,则会关闭 TPS7H5001/2/3/4EVM-CVAL,以应对所需的任何故障情况 |
TP24 | ✓ | ✓ | SP | 同步整流器和主输出之间的延迟的可配置性 | ||
TP25 | ✓ | ✓ | ✓ | ✓ | RT | TPS7H5001/2/3/4EVM-CVAL 的频率选择。更改此项,以改变转换器的频率。 |
TP26 | ✓ | ✓ | PS | 主输出和同步整流器之间的延迟的可配置性 | ||
TP27 | ✓ | ✓ | ✓ | LEB | 转换器的前缘型消隐时间的可配置性 |
表 3-2 描述并列出了 J6 的连接和配置。使用 J6,可在不同的 DCL 连接之间切换,以测试不同的占空比限制。引脚 1 由它旁边的点标记。
引脚连接 | 占空比限值配置 | 说明 |
---|---|---|
引脚 1 和引脚 2 | 100% | DCL 被拉高到 VLDO, 用于 TPS7H5001/2/3 EVM 型号 |
引脚 2 和引脚 3 | 50% | DCL 被拉低到 AVSS, 用于 TPS7H5001/4 EVM 型号 |
浮动 | 75% | DCL 保持悬空, 用于 TPS7H5001/2/3 EVM 型号 |