ZHCU977A November 2021 – January 2022 ADS7029-Q1 , ADS7039-Q1 , ADS7040 , ADS7041 , ADS7042 , ADS7043 , ADS7044 , ADS7046 , ADS7047 , ADS7049-Q1 , ADS7052 , ADS7054 , ADS7056 , ADS7057
EVM 的默认状态是所有电源均来自 USB 电源并由 PHI 控制器提供。3.3V ADC 数字电源电压 (DVDD) 由 PHI 通过 J4 上的引脚 50 提供(参阅图 2-7)。PHI 还提供一个稳压 5.5V 电源轨,该电源轨馈入 EVM 上的两个 LDO。这些 LDO 为放大器 (OPA_VDD) 生成低噪声 3.6V(标称)电源电压,为 ADC (AVDD) 生成低噪声 3.3V(标称)模拟电源电压。图 2-4 显示了 ADS704X-5XEVM 上使用的两个 LDO 电路。
在图 2-4 中,顶部 LDO (U1) 具有由电阻器 R31 和 R32 设置的可调输出,而底部 LDO (U2) 具有由电阻器 R33 和 R34 设置的可调输出。如果需要不同的 OPA_VDD 或 AVDD 电压,请修改这些电阻值。在修改电源时,确保所有元件的输入、绝对和共模电压限制在数据表限制范围内。有关如何为特定输出电压选择电阻值的更多信息,请参阅 LDO 数据表。
如果需要外部电源,请移除图图 2-4 中的电阻器 R1 和 R6,以断开两个 LDO 与电源电路的连接。然后可以使用图 2-5 中的连接器 JP4 为 OPA_VDD、AVDD 和 OPA_VSS 提供直接电源。
如果 OPA_VSS 连接到 AGND 以外的任何电压,请移除图 2-5 中的 R4,并按照图 2-2 中的说明更换 R43 和 R44。如果 OPA_VSS 被修改,另一个重要的考虑因素是,图 2-6 中缓冲放大器上的 V– 输入(引脚 4)硬连线到 AGND,因此当 OPA_VSS 上的电压改变时,V– 输入不受影响。
图 2-6 中的缓冲放大器可防止 AVDD/4 电阻分压器(R3 和 R5)加载放大器输入,并防止 AVDD/2 电阻分压器(R7 和 R9)加载 ADC 输入(参阅图 2-4)。根据Topic Link Label2.1.1,VBIAS 为两个信号路径设置驱动放大器共模电压。仅当图 2-2 中的 U3 或 U5 装有 ADS7043 时才需要 AINM。该特定 ADC 具有伪差分输入,需要将 AINM 引脚设置为 AVDD/2 ± 100mV。
在 ADS704X-5XEVM 上使用 ADS7043 时: