ZHCUA68C April   2022  – October 2024 LMK6C , LMK6D , LMK6H , LMK6P

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 简介
    2. 1.2 评估模块内容
    3. 1.3 评估设置要求
  6. 2硬件
    1. 2.1 设置
      1. 2.1.1 连接图
      2. 2.1.2 电源
      3. 2.1.3 时钟输出
      4. 2.1.4 EVM 约束选项
        1. 2.1.4.1 J1 接头
        2. 2.1.4.2 J2 接头
        3. 2.1.4.3 J3 接头
        4. 2.1.4.4 J4 接头
        5. 2.1.4.5 J6 接头
        6. 2.1.4.6 J7 接头
        7. 2.1.4.7 J8 接头
      5. 2.1.5 配置时钟输出终端
  7. 3实现结果
    1. 3.1 典型测量
      1. 3.1.1 相位噪声
  8. 4硬件设计文件
    1. 4.1 原理图
    2. 4.2 PCB 布局和层堆叠
      1. 4.2.1 PCB 层堆叠
      2. 4.2.2 PCB 布局
    3. 4.3 物料清单
  9. 5其他信息
    1. 5.1 商标
  10. 6参考资料
  11. 7修订历史记录

配置时钟输出终端

LMK6EVM 预先安装了交流耦合 LVCMOS 终端。用户可以根据下表中的元件值修改终端以支持 LVPECL、LVDS 和 HCSL 输出格式。

表 2-1 Y1 的输出终端方案
输出格式耦合元件
LVPECLACR1、R50Ω
R2、R4210Ω
C1、C40.01µF
R3DNP
直流(1)R1、R5、C1、C40Ω
R2、R3、R4DNP
LVDS(2)ACR1、R50Ω
R3100Ω
C1、C40.01µF
R2、R4DNP
直流R1、R5、C1、C40Ω
R3100Ω
R2、R4DNP
HCSLACR1、R50Ω
R2、R450Ω
C1、C40.01µF
R3DNP
直流R1、R5、C1、C40Ω
R2、R450Ω
R3DNP
50Ω 至 Vcc – 接收器上需要 2V 终端。
LMK6EVM 上提供了 100Ω 差分终端 (R3)。如果接收器上的差分端接可用,则可以移除 EVM 上的差分端接。
表 2-2 Y2 的输出终端方案
输出格式耦合元件
LVPECLACR10、R160Ω
R11、R15210Ω
C5、C80.01µF
R12DNP
直流(1)R10、R16、C5、C80Ω
R11、R12、R15DNP
LVDS(2)ACR10、R160Ω
R12100Ω
C5、C80.01µF
R11、R15DNP
直流R10、R16、C5、C80Ω
R12100Ω
R11、R15DNP
HCSLACR10、R160Ω
R11、R1550Ω
C5、C100.01µF
R12DNP
直流R10、R16、C5、C80Ω
R11、R1550Ω
R12DNP
50Ω 至 Vcc – 接收器上需要 2V 终端。
LMK6EVM 上提供了 100Ω 差分终端 (R3)。如果接收器上的差分端接可用,则可以移除 EVM 上的差分端接。