ZHCUA68C April   2022  – October 2024 LMK6C , LMK6D , LMK6H , LMK6P

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 简介
    2. 1.2 评估模块内容
    3. 1.3 评估设置要求
  6. 2硬件
    1. 2.1 设置
      1. 2.1.1 连接图
      2. 2.1.2 电源
      3. 2.1.3 时钟输出
      4. 2.1.4 EVM 约束选项
        1. 2.1.4.1 J1 接头
        2. 2.1.4.2 J2 接头
        3. 2.1.4.3 J3 接头
        4. 2.1.4.4 J4 接头
        5. 2.1.4.5 J6 接头
        6. 2.1.4.6 J7 接头
        7. 2.1.4.7 J8 接头
      5. 2.1.5 配置时钟输出终端
  7. 3实现结果
    1. 3.1 典型测量
      1. 3.1.1 相位噪声
  8. 4硬件设计文件
    1. 4.1 原理图
    2. 4.2 PCB 布局和层堆叠
      1. 4.2.1 PCB 层堆叠
      2. 4.2.2 PCB 布局
    3. 4.3 物料清单
  9. 5其他信息
    1. 5.1 商标
  10. 6参考资料
  11. 7修订历史记录

J4 接头

J4 用于将 Y2 的引脚 1 和引脚 2 拉至 VDD/GND,以选择 LMK6x 器件的输出使能 (OE) 引脚。6 引脚 LMK6xA/LMK6xE 型号将引脚 1 用作 OE,LMK6xB/LMK6xF 型号使用引脚 2。所有 4 引脚 LMK6C 型号都将引脚 1 用于 OE。