ZHCUAC3 April   2021

 

  1.   ADS127L11EVM-PDK 评估模块
  2.   商标
  3. 1EVM 概览
    1. 1.1 ADS127L11EVM 套件
    2. 1.2 ADS127L11EVM 电路板
    3. 1.3 ADS127L11EVM-PDK-GUI 不支持的特性
  4. 2EVM 模拟接口
    1. 2.1 EVM 模拟输入选项
    2. 2.2 ADC 连接和去耦
    3. 2.3 ADC 输入驱动器放大器
    4. 2.4 VCOM 缓冲器
    5. 2.5 板载电压基准
    6. 2.6 外部电压基准
    7. 2.7 时钟树
  5. 3数字接口
    1. 3.1 串行接口 (SPI)
    2. 3.2 板载 EEPROM 的 I2C 总线
  6. 4电源
    1. 4.1 电源连接和配置
    2. 4.2 低压降稳压器 (LDO)
  7. 5ADS127L11EVM 软件安装
  8. 6EVM 操作
    1. 6.1 连接硬件
    2. 6.2 与 EVM 的可选连接
    3. 6.3 用于 ADC 控制的 EVM GUI 全局设置
    4. 6.4 时域显示
    5. 6.5 频域显示
    6. 6.6 直方图显示
  9. 7物料清单、原理图和布局
    1. 7.1 物料清单
    2. 7.2 电路板布局布线
    3. 7.3 原理图
  10. 8参考文献

串行接口 (SPI)

ADS127L11 ADC 在模式 1(CPOL = 0,CPHA = 1)中使用 SPI 串行通信。由于串行时钟 (SCLK) 频率可高达 40MHz,ADS127L11 EVM 在 SPI 信号之间提供 10Ω 电阻以帮助实现信号完整性。通常,在高速 SPI 通信中,快速信号边沿会导致过冲;这些 10Ω 电阻会减慢信号边沿速率,以更大限度减少信号过冲。J2 提供测试点来测量数字信号。

GUID-26DFB47C-509B-40CA-A233-76D786D36C07-low.gif图 3-1 与 PHI 和测试点上数字信号的连接