AM243x LaunchPad 针对 E3 版本的电路板有多处设计变更。表 7-5 中列出了这些变更。
- 已更换 RJ45 连接器组件
表 A-1 E3 RJ45 连接器
AM243x LP E2 |
AM243x LP E3 |
Wurth Electronics 提供的 74991116144A |
来自 Link-PP 的 LPJG16314A4NL,具有通用中心抽头 |
- 电子保险丝 (eFUSE) 编程电压 LDO 由接头而不是由 GPIO 驱动
- AM243x Launchpad 的 E2 版本使用 GPIO0_53 来启用 VPP 稳压器以进行电子保险丝编程。在 E3 版本中,使能线路连接到一个双引脚接头的引脚 2 (J22.2)。在这两个引脚之间连接跳线会启用 LDO。
- 在 E3 版本中添加了一个电阻,用于将 VPP 使能接头的引脚 1 (J22.1) 上拉至 VSYS_3V3。
- GPIO 映射变更
- E3 版本对 GPIO 映射进行了各种更改。表 6-2 对这些更改进行了说明。
表 A-2 E3 GPIO 映射
封装信号名称 |
GPIO 编号 |
E2 网络名称 |
E3 网络名称 |
说明 |
GPMC_AD13 |
GPIO0_28 |
FSI/BP_MUX_SEL |
GPIO_RGMII1_PHY_RSTn |
复位 RGMII1 以太网 PHY |
GPMC_AD12 |
GPIO0_27 |
USER_LED2 |
PRG_CPSW_RGMII1_MUX_SEL |
选择 PRG 和 CPSW 之间的 RGMII1 路径 |
GPMC0_AD11 |
GPIO0_26 |
USER_LED1 |
FSI/BP_MUX_SEL |
选择 GPMC0_AD8 和 GPMC0_AD9 引脚的功能作为 FSI_RX 或 PWM |
PRG1_PRU1_GPO5 |
GPIO0_70 |
PRG_CPSW_RGMII1_MUX_SEL |
PRG1_CPSW_ETH2_LED_1000/RX_ER |
向 SoC 指示以太网 PHY2 RX ER |
PRG1_PRU1_GPO8 |
GPIO0_73 |
GPIO_RGMII1_PHY_RSTn |
PRG1_CPSW_ETH2_LED_LINK |
向 SoC 指示以太网 PHY2 RX 链路 |
PRG1_PRU0_GPO5 |
GPIO0_50 |
GPIO0_50 |
PRG1_CPSW_ETH1_LED_1000/RX_ER |
向 SoC 指示以太网 PHY1 RX ER |
PRG1_PRU0_GPO8 |
GPIO0_53 |
VPP_1V8_REG_EN |
PRG1_CPSW_ETH1_LED_LINK |
向 SoC 指示以太网 PHY1 RX 链路 |
PRG1_PRU0_GPO9 |
GPIO0_54 |
CPSW_RGMII1_TX_CTL |
PRG1_CPSW_ETH1_LED_ACT |
向 SoC 指示以太网 PHY1 MII COL |
PRG1_PRU1_GPO9 |
GPIO0_74 |
CPSW_RGMII1_TD1 |
PRG1_CPSW_ETH2_LED_ACT |
向 SoC 指示以太网 PHY2 MII COL |
注: 此表中不存在的信号的 GPIO 映射与 LaunchPad 的 E2 和 E3 版本中的映射相同
- 引导模式隔离缓冲器元件变更
- 由于 DIR 引脚接地,因此 AM243x LaunchPad 的 E2 版本仅支持连接到引导模式隔离缓冲器 (U32) 的焊球的输入信号。在 E3 中,引导模式隔离缓冲器已从 SN74AVC8T245PWR 更改为 TXB0106PWR。由于 E3 隔离缓冲器是双向的,因此输入和输出信号均受支持。
- TXB0106PWR OE 使能引脚在 OE 为低电平时将所有输出置于高阻抗状态。E3 版本中移除了逆变器栅极,因为 OE 引脚可直接连接到 PORz。
- 连接到缓冲器的 BOOTMODE0/2/10 信号对应的上拉或下拉电阻已从 10kΩ 更新为 49.9kΩ。
- 以太网 PHY 连接
- 在 E2 版本中,以下以太网 PHY 信号未连接到 AM243x GPIO:
- PRG1_CPSW_ETH1_LED_LINK
- PRG1_CPSW_ETH2_LED_LINK
- PRG1_CPSW_ETH1_LED_1000/RX_ER
- PRG1_CPSW_ETH2_LED_1000/RX_ER
- PRG1_CPSW_ETH1_LED_ACT
- PRG1_CPSW_ETH2_LED_ACT
- 每个未连接的信号都通过表 6-3 中所述的映射关系路由到 SoC GPIO 信号。
表 A-3 E3 以太网 PHY 信号映射
封装信号名称 |
GPIO 编号 |
E3 网络名称 |
说明 |
PRG1_PRU1_GPO5 |
GPIO0_70 |
PRG1_CPSW_ETH2_LED_1000/RX_ER |
向 SoC 指示以太网 PHY2 RX ER |
PRG1_PRU1_GPO8 |
GPIO0_73 |
PRG1_CPSW_ETH2_LED_LINK |
向 SoC 指示以太网 PHY2 RX 链路 |
PRG1_PRU0_GPO5 |
GPIO0_50 |
PRG1_CPSW_ETH1_LED_1000/RX_ER |
向 SoC 指示以太网 PHY1 RX ER |
PRG1_PRU0_GPO8 |
GPIO0_53 |
PRG1_CPSW_ETH1_LED_LINK |
向 SoC 指示以太网 PHY1 RX 链路 |
PRG1_PRU0_GPO9 |
GPIO0_54 |
PRG1_CPSW_ETH1_LED_ACT |
向 SoC 指示以太网 PHY1 MII COL |
PRG1_PRU1_GPO9 |
GPIO0_74 |
PRG1_CPSW_ETH2_LED_ACT |
向 SoC 指示以太网 PHY2 MII COL |
- ETH<n>_LED_ACT 信号按表 6-4 中所述的逻辑通过电阻多路复用器进行连接。
表 A-4 E3 LED ACT 信号电阻安装
接口 |
安装 |
DNI |
CPSW_RGMII1_TX_CTL 和 CPWS_RGMII1_TD1(默认) |
R595、R597 |
R594、R596 |
PRG1_CPSW_ETH1_LED_ACT 和 PRG1_CPSW_ETH2_LED_ACT |
R594、R596 |
R595、R597 |