ZHCUAP0E October 2022 – January 2024
内部 SYSOSC 默认为 32MHz(精度为 2.5%)。为实现更高的精度,将一个 0.1% 的 100kΩ 电阻器连接到 ROSC 引脚 PA2。如果不需要更高的精度,则可以取消安装电阻器 R6,并将引脚 PA2 用于其他功能。默认情况下,MCLK 以 32MHz SYSOSC 为源。CPUCLK 在 RUN 模式下直接以 MCLK 为源,在其他模式下禁用。低功耗时钟 (ULPCLK) 可以 MCLK 为源,并通过配置在 RUN 和 SLEEP 模式下激活。有关时钟树的更多详细信息,请参阅 MSPM0 L 系列 32MHz 微控制器技术参考手册 的第 2.3 节时钟模块 (CKM)。