ZHCUAP7A January   2023  – December 2023

 

  1.   1
  2.   摘要
  3.   商标
  4. 1警告和注意事项
  5. 2引言
    1. 2.1 性能规格
    2. 2.2 双封装布局
    3. 2.3 更改
      1. 2.3.1 输入和输出电容器
      2. 2.3.2 环路响应测量
  6. 3设置
    1. 3.1 连接器说明
    2. 3.2 硬件设置
  7. 4TPS62830xDRLEVM 测试结果
  8. 5电路板布局
  9. 6原理图和物料清单
    1. 6.1 原理图
    2. 6.2 物料清单
  10. 7修订历史记录

电路板布局

本节的图 5-1图 5-6 提供了 TPS62830xDRLEVM 电路板布局布线和图示。

GUID-20221222-SS0I-LRW4-0VPS-HQM4FGSBJNBF-low.svg图 5-1 顶层装配图
GUID-20221222-SS0I-4BWC-RZ45-NJZVTK5QWL34-low.svg图 5-2 顶层
GUID-20221222-SS0I-DHCT-SRTR-MJ9G5G3K1JPR-low.svg图 5-3 信号层 1
GUID-20221222-SS0I-L7JK-VRX4-FWTPXXM9JCCV-low.svg图 5-4 信号层 2
GUID-20221222-SS0I-P7VJ-VMF6-WD3CLBN9SPLC-low.svg图 5-5 底层
GUID-20221222-SS0I-FQ8X-0DMM-BFH98LXRKPLL-low.svg图 5-6 底层装配图