ZHCUAR2B July 2017 – February 2023 ADS8331 , ADS8332
ADS8332EVMV2-PDK 通过 SPI 连接与 PHI 控制器通信。PHI 控制器配置为在 3.3V 逻辑电平下运行,并直接连接到 ADC 的数字 I/O 线路。
插排连接器 J2 提供 ADS8332EVMV2 电路板与 PHI 控制器之间的数字 I/O 连接。
#GUID-0A28FD7A-ECBF-4F0D-94B2-D652C23A034D/SBAU2781031 汇总了连接器 J2 的引脚排列。
引脚编号 | 信号 | 说明 |
---|---|---|
J2.1 | EVM_REG_5V5 | 从 PHI 为 ADS8332EVMV2 提供 5.5V 电源 |
J2.3 | GND | 接地连接 |
J2.18 | SDI | 串行数据输入连接 |
J2.20 | CONVST | 高电平有效逻辑输入,用于控制转换启动 |
J2.22 | CS | 片选,低电平有效 |
J2.24 | SCLK | 串行接口的时钟输入 |
J2.50 | DVDD | 由 PHI 控制器板提供 3.3V 数字电源 |
J2.56 | EVM_ID_SDA | EEPROM (U10) 的串行数据 |
J2.58 | EVM_ID_SCL | EEPROM (U10) 的串行时钟 |
J2.59 | EVM_ID_PWR | 仅用于为 EVM 电路板上的 EEPROM (U10) 供电的电源 |
J2.60 | GND | 接地连接 |