ZHCUAR3 February   2023 LP8764-Q1 , TPS6594-Q1

 

  1.   PDN-0A 用户指南之使用 TPS6594-Q1 和 LP8764-Q1 PMIC 为 J7AEP 供电
  2.   商标
  3. 1引言
  4. 2器件版本
  5. 3处理器连接
    1. 3.1 电源映射
    2. 3.2 控制映射
  6. 4支持功能安全系统
    1. 4.1 达到 ASIL-B 系统要求
    2. 4.2 达到 ASIL-D 系统要求
  7. 5静态 NVM 设置
    1. 5.1  基于应用程序的配置设置
    2. 5.2  器件标识设置
    3. 5.3  BUCK 设置
    4. 5.4  LDO 设置
    5. 5.5  VCCA 设置
    6. 5.6  GPIO 设置
    7. 5.7  有限状态机 (FSM) 设置
    8. 5.8  中断设置
    9. 5.9  POWERGOOD 设置
    10. 5.10 其他设置
    11. 5.11 接口设置
    12. 5.12 多器件设置
    13. 5.13 看门狗设置
  8. 6可预配置的有限状态机 (PFSM) 设置
    1. 6.1 配置的状态
    2. 6.2 PFSM 触发条件
    3. 6.3 电源序列
      1. 6.3.1 TO_SAFE_SEVERE 和 TO_SAFE
      2. 6.3.2 TO_SAFE_ORDERLY 和 TO_STANDBY
      3. 6.3.3 ACTIVE_TO_WARM
      4. 6.3.4 ESM_SOC_ERROR
      5. 6.3.5 PWR_SOC_ERROR
      6. 6.3.6 MCU_TO_WARM
      7. 6.3.7 TO_MCU
      8. 6.3.8 TO_ACTIVE
      9. 6.3.9 TO_RETENTION
  9. 7应用示例
    1. 7.1 在不同状态之间切换:运行和保持
      1. 7.1.1 运行
      2. 7.1.2 仅 MCU
      3. 7.1.3 保持
    2. 7.2 进入和退出待机状态
    3. 7.3 进入和退出 LP_STANDBY
    4. 7.4 运行时定制
  10. 8参考文献

在不同状态之间切换:运行和保持

当 TPS65941120 上的 ENABLE 引脚变为高电平(上升沿触发)时,NVM 的默认配置会将 PMIC 转换为运行状态。nINT 引脚会变为低电平,以向 MCU 指示 PMIC 中发生了中断。在正常上电序列后,中断为 ENABLE_INT 和 BIST_PASS_INT。ENABLE_INT 会禁止 PMIC 处理表 6-1 中优先级低于“开启请求”的任何触发条件。即使 NSLEEP1 和 NSLEEP2 位都被清零,PMIC 也会处于运行状态,原因就在于阻止了较低优先级触发条件。在 ENABLE_INT 被清零后,状态由 #GUID-35D78314-2DFC-4B39-BBD6-3A93429E588A/TABLE_K4K_5C3_WQB 定义。以下各节介绍了用于在不同状态之间转换的 I2C 命令。

表 7-2 状态表
NSLEEP1 NSLEEP2 I2C_7 I2C_6 I2C_5 状态
1 1 不适用 不适用 不适用 运行
0 1 0 0 不适用 仅 MCU,无 DDR 保持功能
0 1 1 1 不适用 仅 MCU,具有 DDR 保持和主 GPIO 保持功能
0 1 1 0 不适用 仅 MCU,具有 DDR 保持功能
0 1 0 1 不适用 仅 MCU,具有主 GPIO 保持功能
无关位 0 1 1 1 DDR 保持及 GPIO 保持功能
0 0 1 1 GPIO 保持
0 1 0 0 DDR 保持
0 0 0 0 保持