ZHCUAT1A February 2022 – July 2022
LMK5B33216 有两个 DPLL 基准时钟输入对(IN0_P/N 和 IN1_P/N),它们具有可配置的输入优先级和输入选择模式。输入具有可编程输入类型,端接和偏置选项,可支持任何时钟接口类型。
外部 LVCMOS 或差分基准时钟输入可应用于标记为 IN0_P/N 和 IN1_P/N 的 SMA 端口。所有 SMA 输入均通过 50Ω 单端布线传输,并直流耦合到 LMK5B33216 的对应 IN0_P/N 和 IN1_P/N 引脚。单端信号应连接到同相输入 IN0_P 或 IN1_P。EVM 默认将 IN0 用于单端输入,因为未组装 IN0_N SMA 连接器。