通过 SMA 连接器上的带通滤波器和衰减器,将信号发生器连接到 ADC12DJ5200RFEVM 的 VIN 输入端。必须使用低噪声信号发生器。TI 建议使用带通滤波器过滤来自发生器的信号。将信号发生器配置为 2897MHz、6dBm。
注意:ADC12DJ5200SE 具有集成输入平衡-非平衡变压器,无需外部平衡-非平衡变压器。使用 ADC12DJ5200SEEVM 时,INAP(连接器 J5)应该用于通道 A 输入,INBP(J6) 应该用于通道 B 输入。要应用模拟输入信号,请使用带通滤波器过滤来自发生器的信号。将信号发生器配置为 2897MHz、0dBm。
使用外部时钟时
- 通过带通滤波器将信号发生器连接到 EVM 的 DEVCLK 输入端。此信号发生器必须使用低噪声信号发生器。TI 建议使用 Trilithic 可调带通滤波器过滤来自发生器的信号。将信号发生器配置为 0.8GHz 至 5.2GHz 范围内所需的时钟频率。为了在使用射频信号发生器时获得最佳性能,CLK SMA 连接器的电源输入必须为 10dBm(50Ω 时为 2.0Vpp)。信号发生器必须增加到 10dBm 以上,增加的量等于时钟信号路径中的任何额外衰减,例如带通滤波器的插入损耗。例如,如果滤波器插入损耗为 2dB,则信号发生器必须设置为 10dBm + 2dB = 12dBm。
- 将信号发生器连接到 REF CLK(J17) 处 EVM 的基准信号输入。将信号发生器配置为所需的 (260MHz) 时钟频率。将输出功率设置为大约 6dBm 至 9dBm。
注: - 参考时钟频率可从 ADC12DJ5200EVM GUI 获取。将 ADC12DJ5200EVM GUI 配置为所需的 JMODE 模式和时钟速率后,EVM 所需的参考时钟频率会显示在 GUI 的第一页上,在图 3-2 中以红色方形显示。
- 确保使用通用 10MHz 基准对 DEVCLK 和参考时钟源进行频率锁定,以确保功能正常。如果需要进行相干采样,也可以将输入信号发生器锁频到其他发生器。
- 此时请勿打开任何信号发生器的射频输出。
- 在单输入模式下使用 ADC 时,器件使用 DEVCLK 的两个边沿进行采样。