ZHCUAU5 march 2023 AM68A , AM69 , AM69A , TDA4AH-Q1 , TDA4AL-Q1 , TDA4AP-Q1 , TDA4VE-Q1 , TDA4VH-Q1 , TDA4VL-Q1 , TDA4VP-Q1 , TPS6594-Q1
由 NSLEEPx 位或引脚定义的 C 和 D 触发条件会触发 TO_RETENTION 序列。此序列会禁用所有不向固定轨供电的电源轨和 GPIO,如图 2-1 所示。可以使用寄存器 FSM_I2C_TRIGGERS 中的 I2C_5 和 I2C_7 位来修改此序列。在触发保持状态之前,需通过 PMIC 中的 I2C 对这些位进行置位。如果 I2C_7 位设置为高电平,则 PMIC 进入 DDR 保持状态。如果 I2C_5 位设置为高电平,则 PMIC 进入 GPIO 保持状态。图 5-13 中显示了同时具有 GPIO 和 DDR 保持的 TO_RETENTION 序列。如果 I2C_5 和 I2C_7 设置为低电平,则与 DDR 和 GPIO 保持相关联的这些元件不会保持运行状态,如图 5-12 所示。
在序列结束时,PMIC 会设置 LPM_EN 并清除 AMUXOUT_EN。TPS6594133A 器件还会根据寄存器 PFSM_DELAY_REG_2 的内容执行额外的 16ms 延迟。