ZHCUAW7C October   2016  – July 2024 DLP650LNIR , DLPC410

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 引言
    2. 1.2 概述
      1. 1.2.1 DLP Discovery 4100 开发平台
      2. 1.2.2 DLP Discovery 4100 开发平台照片
  6. 2硬件
    1. 2.1 主要元件
      1. 2.1.1  Xilinx Virtex 5 APPSFPGA
      2. 2.1.2  DLPC410 - 适用于 DLP Discovery 4100 芯片组的数字控制器
      3. 2.1.3  DLPA200 - DMD 微镜驱动器
      4. 2.1.4  DLPR410 - 用于 DLPC410 控制器的配置 PROM
      5. 2.1.5  APPSFPGA 闪存配置 PROM
      6. 2.1.6  DMD 连接器
      7. 2.1.7  USB 控制器
      8. 2.1.8  50MHz 振荡器
      9. 2.1.9  DDR2 SODIMM 连接器
      10. 2.1.10 连接器
        1. 2.1.10.1 JTAG 接头 H1
        2. 2.1.10.2 Mictor 连接器
        3. 2.1.10.3 GPIO 连接器
      11. 2.1.11 电池
      12. 2.1.12 电源
        1. 2.1.12.1 J12 电源连接器
        2. 2.1.12.2 J18 电源连接器
        3. 2.1.12.3 寄存器0.9V
        4. 2.1.12.4 寄存器1.0V
        5. 2.1.12.5 寄存器1.8V
        6. 2.1.12.6 寄存器2.5V
        7. 2.1.12.7 寄存器3.3V
        8. 2.1.12.8 寄存器12V
    2. 2.2 硬件概览和设置
      1. 2.2.1 入门
      2. 2.2.2 用户连接器和 I/O
        1. 2.2.2.1  J12 输入电源连接器
        2. 2.2.2.2  J18 输入电源连接器
        3. 2.2.2.3  J1 USB 连接器引脚分配
        4. 2.2.2.4  J3 USB GPIO
        5. 2.2.2.5  J6 GPIO_A 连接器
        6. 2.2.2.6  J8 DLPC410 Mictor 连接器
        7. 2.2.2.7  J9 USB/APPSFPGA Mictor 连接器
        8. 2.2.2.8  J13 DMD Flex 1 连接器
        9. 2.2.2.9  J14 DMD Flex 2 连接器
        10. 2.2.2.10 J15 - DDR2 SODIMM 连接器
        11. 2.2.2.11 J16、J17 EXP 连接器
        12. 2.2.2.12 H1 Xilinx FPGA JTAG 接头
      3. 2.2.3 配置跳线
        1. 2.2.3.1 J2 – EXP 电压选择
        2. 2.2.3.2 J4 – APPSFPGA 版本选择
        3. 2.2.3.3 J5 – 共享 USB 信号启用/禁用
        4. 2.2.3.4 J7 – USB EEPROM 编程接头
        5. 2.2.3.5 J10 – DLPA200 B 输出使能
      4. 2.2.4 开关
        1. 2.2.4.1 SW1 - APPSFPGA 功能开关
        2. 2.2.4.2 SW2 - APPSFPGA 复位
        3. 2.2.4.3 SW3 - DMD 电源悬空(停止)
        4. 2.2.4.4 SW4 - 输入电源开启/关闭
      5. 2.2.5 电源和状态 LED
        1. 2.2.5.1 D1 – USB 连接指示灯
        2. 2.2.5.2 D2 和 D16 – APPSFPGA Done
        3. 2.2.5.3 D3 和 D17 – DLPC410 Done
        4. 2.2.5.4 D9 – DDC_LED0
        5. 2.2.5.5 D10 – DDC_LED1
        6. 2.2.5.6 D11 – VLED0
        7. 2.2.5.7 D12 – VLED1
      6. 2.2.6 测试点
  7. 3软件
    1. 3.1 概述
      1. 3.1.1 软件概述
        1. 3.1.1.1 DMD 图像控制
        2. 3.1.1.2 图像命令
    2. 3.2 DLP Discovery 4100 运行
      1. 3.2.1 操作快速入门指南
    3. 3.3 图形用户界面
      1. 3.3.1 菜单栏
        1. 3.3.1.1 文件菜单
        2. 3.3.1.2 视图菜单
        3. 3.3.1.3 DMD 菜单
        4. 3.3.1.4 执行菜单
        5. 3.3.1.5 测试图形菜单
        6. 3.3.1.6 帮助菜单
      2. 3.3.2 工具栏
        1. 3.3.2.1 文件菜单按钮
        2. 3.3.2.2 运行、运行一次、循环中断、步进和停止控制
        3. 3.3.2.3 设置起点和终点按钮
        4. 3.3.2.4 帮助按钮
      3. 3.3.3 脚本命令窗口
        1. 3.3.3.1 加载选项卡
        2. 3.3.3.2 复位选项卡
        3. 3.3.3.3 清除选项卡
        4. 3.3.3.4 悬空选项卡
        5. 3.3.3.5 控制选项卡
      4. 3.3.4 状态窗口
      5. 3.3.5 脚本窗口
        1. 3.3.5.1 插入命令
        2. 3.3.5.2 移动命令
        3. 3.3.5.3 删除命令
    4. 3.4 脚本和状态操作
      1. 3.4.1 保存脚本和状态
        1. 3.4.1.1 保存脚本
        2. 3.4.1.2 保存状态
      2. 3.4.2 打印脚本和状态
        1. 3.4.2.1 打印脚本
        2. 3.4.2.2 打印状态
      3. 3.4.3 打开脚本和状态
      4. 3.4.4 创建新脚本和状态
        1. 3.4.4.1 创建新脚本
        2. 3.4.4.2 创建新状态
    5. 3.5 DLPC410 控制窗口
    6. 3.6 测试图形窗口
    7. 3.7 关于对话框
    8. 3.8 链接
  8. 4硬件设计文件
  9. 5其他信息
    1. 5.1 商标
    2. 5.2 缩略语和首字母缩写词
    3. 5.3 命名规则
      1. 5.3.1 注意事项和警告信息
  10. 6相关文档
  11. 7修订历史记录

D2 和 D16 – APPSFPGA Done

D2 是一个 LED,用于指示当前正在从 Xilinx PROM 配置 APPSFPGA。当 APPSFPGA DONE 引脚为低电平时,D2 会亮起 [未完成]。APPSFPGA 完成配置后,APPSFPGA DONE 引脚变为高电平,并且该 LED 会熄灭。

当 APPSFPGA DONE 引脚变为高电平,表明 APPSFPGA 已成功完成编程并且 APPSFPGA 已启动并正在运行时,内部逻辑会通过启用 FPGA IO 来使绿色 LED D16 亮起。此逻辑由应用定义,尽管该逻辑可以是 DCM 锁定监视器或表示时钟正在运行的检测信号。默认负载以简单的高电平驱动点亮绿色 LED。