ZHCUAX0 february 2023 ADS127L21
图 2-6 显示了 ADS127L21EVM 的不同时钟选项。跳线 (JP7) 2-3 的默认位置将 PHI 数字控制器板时钟路由到 ADS127L21 (U3) 上的 CLK 引脚。如果在没有 PHI 板的情况下使用 ADS127L21EVM,则将跳线 (JP7) 上的分流器更改为位置 1-2,以将本地时钟直接路由到 ADS127L21 (U3)。跳线 (JP6) 2-3 允许选择 ADS127L21EVM 电路板上的本地 32.768MHz 振荡器 (Y1);如果 (JP6) 1-2 处于非活动状态,则允许选择 SMA 连接器 (J14) 上提供的外部时钟。跳线 (JP6) 2-3 的默认位置选择本地 32.768MHz 振荡器 (Y1)。默认情况下,ADS127L21EVM-PDK-GUI 软件使用 32.768MHz (Y1) 振荡器,但也可以选择 24MHz PHI 时钟源。如果使用外部时钟源,跳线 (JP6) 1-2 位置使用振幅等于 IOVDD(2.5V,使用 PHI 电路板时)且频率在 ADS127L21 指定范围内的 CMOS 方波信号。