ZHCUAX7A january 2019 – april 2023 ADS8353-Q1
图 2-1 显示了施加到 ADS8353-Q1EVM 的模拟输入的信号路径。在单位增益缓冲器配置中使用单独的 OPA320-Q1 放大器来驱动每个 ADC 的独立模拟输入(AINP 和 AINM)。通过板载配置,可以将 OPA320-Q1 驱动器电路配置为驱动单端 ADC 输入或伪差分 ADC 输入。选择了值为 49Ω 和 3.3nF 的 RC 滤波器,以在 ADS8353-Q1 的最大吞吐量 600kSPS 下实现大于 83dB 的 SINAD 和小于 –100dB 的 THD,正弦波输入为 2kHz。