ZHCUAY4 april   2023 ADS8354

 

  1.   1
  2.   摘要
  3.   商标
  4. 1概述
    1. 1.1 ADS8354EVM-PDK 特性
    2. 1.2 ADS8354EVM 特性
    3. 1.3 米6体育平台手机版_好二三四 (TI) 提供的相关文档
  5. 2模拟接口
    1. 2.1 模拟输入连接器
    2. 2.2 ADC 输入信号驱动器
      1. 2.2.1 输入信号路径
  6. 3数字接口
    1. 3.1 适用于 ADC 数字 I/O 的 SPI
  7. 4电源
    1. 4.1 ADC 输入驱动器配置
    2. 4.2 ADC 电压基准配置
  8. 5ADS8354EVM-PDK 初始设置
    1. 5.1 默认跳线设置
    2. 5.2 EVM 图形用户界面软件安装
  9. 6ADS8354EVM-PDK 操作
    1. 6.1 用于 ADC 控制的 EVM GUI 全局设置
    2. 6.2 时域显示工具
    3. 6.3 频谱分析工具
    4. 6.4 直方图分析工具
  10. 7物料清单、印刷电路板布局布线和原理图
    1. 7.1 物料清单
    2. 7.2 PCB 布局
    3. 7.3 原理图

输入信号路径

图 3-3 显示了施加到 ADS8354EVM 的模拟输入的信号路径。使用具有 1V/V 增益配置的独立 THS4561 放大器来驱动每个 ADC 的独立模拟输入(AINP 和 AINM)。OPA320 放大器电路有助于驱动 THS4561 放大器的共模电压 (VOCM)。选择了 Rfilt = 13Ω、差分 Cfilt = 820pF 且共模 Cfilt = 10pF 的 RC 滤波器,以在 ADS8354 的最大吞吐量 700kSPS 下实现大于 88dB 的 SINAD 和小于 –97dB 的 THD,正弦波输入为 2kHz。

GUID-20230302-SS0I-S8QX-NWDR-904MLDSMX2Q8-low.svg图 2-1 ADS8354EVM 模拟输入路径

图 2-2 所示,ADS8354EVM 提供两个选项来提供 THS4561 放大器的输出共模电压 (VOCM)。默认情况下,JP7 和 JP8 保持断开,并安装 JP5 和 JP6。该配置选择 ADS8354 内部基准电压(REFIO_A 和 REFIO_B),并将输出除以 2,以将 REFIO_y/2 用作 VOCM(y = A 或 B),这是 ±VREF 默认输入范围所必需的。使用 2xVREF 输入范围时,移除 JP5 和 JP6 上的跳线,使 VOCM = REFIO_y。

或者,可以使用 REF6025 (U1) 代替 REFIO_A、REFIO_B 电压作为 ADC 基准并设置 VOCM 电压。通过将 CFG 寄存器中的 REF_SEL 位设置为 0b(外部基准)来禁用 ADS8354 上的内部基准电压,并在 JP7 和 JP8 上安装跳线。

GUID-20230331-SS0I-XQ90-C7JC-LSVKZTHD1WPZ-low.svg图 2-2 ADS8354EVM 共模电压缓冲器电路