ZHCUAY4 april 2023 ADS8354
ADS8354 仅支持全差分输入。ADS8354EVM 允许用户对输入信号路径中提到的 SMA 或跳线施加全差分信号,如节 2.2.1所述。通过组装 JP1 或 JP2 并在未组装的跳线上施加单端信号,可实现单端到差分转换。THS4561 共模电压 (VOCM) 由 REF56025 设置。通过为 ADCA 组装 JP5 并为 ADCB 组装 JP6,可将 REFIO/2 用于 VOCM。有关 ADS8354 在全差分模式下支持的各种模拟输入满量程范围,请参阅 ADS8354 数据表。表 4-1 显示了单端和全差分模拟输入所需的跳线配置。
ADC 输入模型 | ADC 输入满量程范围 | 所需的跳线设置 | 说明 |
---|---|---|---|
单端模拟输入 | ±VREF | JP3、JP4 = 断开 | 在 J2、J4 或 JP3[1]、JP4[1] 处施加单端输入 |
JP1、JP2 = 闭合 | 将未使用的输入接地 | ||
JP5、JP6 = 闭合 | 将 VOCM 设置为 VREF/2 | ||
±2 × VREF | JP3、JP4 = 断开 | 在 J2、J4 或 JP3[1]、JP4[1] 处施加单端输入 | |
JP1、JP2 = 闭合 | 将未使用的输入接地 | ||
JP5、JP6 = 断开 | 将 VOCM 设置为 VREF | ||
全差分模拟输入 | ±VREF | JP1、JP2、JP3、JP4 = 断开 | 在 J1、J2、J3、J4 或 JP1[1]、JP2[1]、JP3[1]、JP4[1] 处施加差分输入信号 |
J5、J6 = 闭合 | 将 VOCM 设置为 VREF/2 | ||
±2 × VREF | JP1、JP2、JP3、JP4 = 断开 | 在 J1、J2、J3、J4 或 JP1[1]、JP2[1]、JP3[1]、JP4[1] 处施加差分输入信号 | |
JP5、JP6 = 断开 | 将 VOCM 设置为 VREF |