ZHCUAZ3B April   2023  – September 2023 TPSM863252 , TPSM863253 , TPSM863257

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2性能规格汇总
  6. 3输出电压设定点
  7. 4测试设置和结果
    1. 4.1 输入和输出连接
    2. 4.2 启动步骤
    3. 4.3 效率
    4. 4.4 负载调整率
    5. 4.5 线性调整率
    6. 4.6 负载瞬态响应
    7. 4.7 启动
    8. 4.8 关断
    9. 4.9 输出电压纹波
  8. 5电路板布局
    1. 5.1 布局
  9. 6原理图、物料清单
    1. 6.1 原理图
    2. 6.2 物料清单
  10. 7相关文档
  11. 8修订历史记录

布局

图 5-1图 5-2图 5-3图 5-4图 5-5 展示了 TPSM863252EVM 的电路板布局布线。顶层包含 VIN、VOUT 和接地端的主要电源布线。顶层还有 TPSM863252 引脚的接线和一大块接地区域。大多数信号布线也位于顶部。输入去耦电容器 C1 和 C2 尽可能靠近 IC 放置。输入和输出连接器、测试点和所有元件都位于顶部。底层是接地平面以及信号接地覆铜和从调节点到电阻分压器网络顶部的反馈迹线。 两个内部层都设置为接地平面。顶层和底层均使用 2oz 铜厚度,两个内层使用 1oz 铜厚度。

图 5-6图 5-7 分别是 TPSM863252EVM 电路板的顶视图和底视图。

GUID-20230320-SS0I-2WM3-MMHF-VMMMTZBR8KFT-low.svg图 5-1 TPSM863252EVM 顶层装配图
GUID-20230320-SS0I-3CNQ-D943-QNNWP9MLHC9R-low.svg图 5-2 TPSM863252EVM 顶层
GUID-20230531-SS0I-QQ25-128N-NRJDCNNT2T6X-low.svg图 5-3 TPSM863252EVM 内层 1
GUID-20230531-SS0I-DRPT-43FQ-5ZKV27DHV3SH-low.svg图 5-4 TPSM863252EVM 内层 2
GUID-20230320-SS0I-RP6J-NNNL-8BJGPJFD5KCQ-low.svg图 5-5 TPSM863252EVM 底层
GUID-20230320-SS0I-4GPV-HPZM-355XHLWJ2QTF-low.svg图 5-6 TPSM863252EVM 电路板(顶视图)
GUID-20230320-SS0I-HCZV-WBCD-TJDK0GB7VVFV-low.svg图 5-7 TPSM863252EVM 电路板(底视图)