ZHCUB02A october 2022 – may 2023
图 6-1 展示了启动并成功连接到 EVM 硬件后 ADS131B26-Q1 EVM GUI 的默认视图。可以通过观察屏幕底部 HW Connected 旁边的绿色指示灯来验证 EVM 连接状态。
窗口左上角的 Pages 部分列出了此 GUI 支持的多个寄存器映射控制和数据分析工具。节 6.2.1 至节 6.2.3 详细介绍了配置 ADS131B26-Q1 寄存器设置的页面。节 6.3.1 至节 6.3.4 详述了用于显示和分析来自高分辨率 24 位 ADC 通道和 16 位序列发生器 ADC 通道的原始转换数据的页面。
Pages 部分下面是执行 RESET、LOCK 和 UNLOCK SPI 操作码的器件命令的缩写列表。RESET 命令可将器件寄存器配置恢复为加电默认设置。LOCK 命令可锁定接口以防止不需要的命令更改器件的状态。UNLOCK 命令可解锁接口以允许更改器件配置。
在 Data Capture Configuration 部分中,提供了基本设置和控件,用于从主 ADC 通道启动数据采集。OSR13A 和 OSR13B 允许为 ADC1A、ADC1B、ADC3A 和 ADC3B 配置数据速率。DRDYn Driving Source 会选择哪个 ADC 通道生成用于数据收集的数据就绪中断。借助 Samples 下拉菜单,用户可以从预先填充的样本大小列表中进行选择,或输入自定义样本数量。点击任意分析工具页面上的 Capture 按钮后,将在单个数据集中连续收集样本数。
CLK Frequency (Hz) 和 Data Rate (SPS) 字段根据当前 OSR 设置显示当前时钟频率和 ADC 数据速率。如果指定了目标 SCLK 频率 (Hz),GUI 会尝试通过更改 PHI PLL 设置尽可能匹配该频率。
用户可以随时选中和取消选中屏幕右上角的 Connect to Hardware 框,在硬件模式和模拟模式之间切换 GUI。